《数字电路的分析与实践》课件——分频器的设计仿真与装调.pptxVIP

《数字电路的分析与实践》课件——分频器的设计仿真与装调.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

任务4.4分频器的设计仿真与装调;

数字信号分频原理

数字系统常用复位电路

分频器的设计

项目4小结;

一、数字信号分频原理

概念

数字信号的N分频是指将原信号频率降低为原来的N分之一。实现

分频功能的电路称为分频器。

触发器可以用作最基本的分频器。;

一、数字信号分频原理

原理分析

CP下降沿触发的一位T’触发器可进行数字信号的2分频,它的输出Q就是输入时钟CP的2分频信号,分析过程和时序图如下。

T’触发器的特性方程是:Qn+1=Qn(CP下降沿有效)

也就是说,CP每个周期到来,T’触发器输出Q信号翻转一次。CP每两

个周期,T’触发器的输出Q就完成一个周期所需的两次翻转,完整地变化了一次。即CP两个周期对应Q的一个周期,则Q的频率是CP频率的二分之一。

CP

Q;

一、数字信号分频原理

结论

将T’触发器串接,预分频数字信号作为第一位T’触发器的时钟

CP?,第一位T’触发器的输出Q作为第二位T’触发器的时钟,以此类推,总是使前一触发器的Q作为后一触发器的时钟信号,每个触发器

实现2分频。设共使用M位T’触发器,则最末位触发器输出QM-1的频率;

1、上电复位电路

上电复位是指接通电源后的一定时间内(单位通常是毫秒ms或微秒μs),系统或模块自动执行复位操作。上电复位电路通常利用电容器的充电过程来实现,其输出送往系统或模块的复位控制端。;

二、数字系统中常用的复位电路

2、手动复位电路

手动复位是指系统或模块运行过程中的任意时刻,通过按动复位

按键开关,使其执行复位操作。

手动复位电路一般是在上电复位电路的基础上,在电容器两端并

联自动复位按钮开关,通过按下开关使电容器快速放电,从而改变系统或模块复位控制端的电平。;

三、分频器的设计

设计要求

用触发器设计电路,将一个频率为4KHz的方波信号进行16

分频,输出频率为250Hz的方波信号。电路同时具备上电复位和手动复位功能。选用触发器IC设计满足上述功能的电路,在Proteus中完成电路图绘制、仿真运行,并完成实际电路的装调。;

三、分频器的设计

1.选用???发器IC构成T’触发器

先选用常用触发器IC构成T’触发器,再由4个T’触发器串接,即可对输入进行4次二分频,即16分频。

实践中常用的边沿触发器IC有下降沿触发双JK触发器74LS112和上升沿触发双D触发器74LS74。在此选用74LS112,其特性方程:

Qn+1=JQn+KQn(CP下降沿有效)

根据触发器功能转换原理,令J=K=1,特性方程变为

Qn+1=Qn(CP下降沿有效)

JK触发器转换成了T’触发器。;

本任务M=4,将4位T’触发器串接实现16分频,需采用两

片74LS112。;

三、分频器的设计

3.复位电路设计

74LS112中每个JK触发器都各有一

个异步清零(复位)端和一个异步

置1(置位)端S其中异步清零端可用来进行分频器的复位。由于它们是低电平有效,故选用上电复位电路,并在电容两端并联按钮开关,同时实现手动复位。;

三、分频器的设计

4.在Proteus中绘图及仿真运行

R1

复位电路;

DigitalOscillscope;

触发器具备存储记忆功能,是时序逻辑电路的基本组成单元。它是一种双稳态数

字电路,1位触发器能够存储1位二进制数,即0和1。

按照逻辑功能不同,常用的触发器有RS触发器、JK触发器、D触发器、T触发器和T’

触发器,其中JK触发器和D触发器没有禁用状态,又可以方便地转换成其他功能的触发器。要掌握每种功能触发器的特性方程和特性表。;

按照结构不同,触发器分为基本触发器、同步触发器、主从触发器和边沿触发器。

其中基本触发器不受时钟信号CP的控制。CP在控制其他三种结构的触发器时,同步触发器是在CP=1或CP=0的持续时间内打开接收输入信号,称为电平触发。主从和边沿触发器只在CP的上升沿和下降沿打开,解决了同步触发器的空翻现象。由于主从触发器存在一次翻转,实际中采用最广泛的是边沿结构。综上,边沿JK和D触发器得到了广泛应用。

理论上,用集成触发器可以设计和实现任意N分频电路。;

谢谢大家!

文档评论(0)

人生风雪客 + 关注
实名认证
文档贡献者

如果有遇到文件不清或断篇的或者需要转换文件格式的情况请联系我,会在第一时间帮你完成完整的文档。文档如有侵权,请及时告知,本人将尽快予以删除,谢谢啦。

1亿VIP精品文档

相关文档