《数字电路与逻辑设计》_第5章.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

5.1计数器

计数器的种类很多,根据它们的不同特点,可以将计

数器分成不同的类型。典型的分类方法有如下几种;

(1)按计数器中触发器状态的更新是否同步可分为同步计数器和异步计数器。

(2)按计数进制可分为二进制计数器、十进制计数器和N进制计数器。

(3)按计数过程中的增减规律可以分为加法计数器、减法计数器和可逆计数器。;

按照递增规律对时钟脉冲进行计数的电路,称为加法计

数器;按照递减规律对时钟脉冲进行计数的电路,称为减法计数器。在控制信号的作用下,既可以按照递增规律也可以按照递减规律对时钟脉冲进行计数的电路,称为可逆计数器。;

5.1.1同步计数器

1.同步二进制加法计数器

按照二进制数规律对时钟脉冲进行递增计数的同步电路称为同步二进制加法计数器。图5-1所示电路是由4个下降沿动作的JK触发器构成的4位同步二进制加法计数器。;

图5-14位同步二进制加法计数器;

CP?=CP?=CP?=CP?=CP

C=Q3Q“QiQ”

J?=K?=1

J?=K?=Q”

J?=K?=QiQ”

J?=K?=Q“QiQ”;

Q”+1=Q”Q”+Q”Q”=Q”+Q”

Q2+1=Q”Q”Q2+Q”Q”Q2=(QQ”)④Q”

Q3+1=Q“Q”Q”Q3+Q“Q”Q”Q=(QQ”Q”)④Q;

Q;

根据表5-1,画出状态转换图,如图5-2所示。;

图5-3所示是该4位同步二进制加法计数器的时序图。

Q?_

Q?_

Q?_

图5-3图5-1所示4位同步二进制加法计数器的时序图;

在图5-1所示电路中,各个JK触发器都接成T触发器

的形式。用T触发器构造m位同步二进制加法计数器的连接规律为;

2.同步二进制减法计数器

按照二进制数规律对时钟脉冲进行递减计数的同步电路称为同步二进制减法计数器。用T触发器构造m位同步二进制减法计数器的连接规律为;

图5-4所示电路是由4个下降沿动作的JK触发器构成的4

位同步二进制减法计数器。图5-4和图5-1相同之处是将JK

触发器接成T触发器的形式,不同之处是触发器驱动信号及输出信号的连接规律,即由接到Q端改为接到Q端。;

图5-44位同步二进制减法计数器;

图5-4所示电路的方程分别如下。

时钟方程:CP?=CP?=CP?=CP?=CP

输出方程:B=Q3Q2Q”Q”

驱动方程:J?=K?=1

J?=K?=Q”

J?=K?=Q{Q”

J?=K?=Q2Q”Q”

状态方程:Q”+1=Q”

Q”+1=Q”Q”+Q”Qi

Q2+1=Q”Q”Q2+(Q“+Q”)Q2

Q3+1=Q2Q”Q”Q3+(Q2+Q{+Q”)Q;

Q3;

/0/010/0/0

000000010010001101000101

/110;

图5-4所示电路的时序图如图5-6所示。

CP

Q?_

Q?_

Q?_

Q?_

B

图5-6图5-4所示4位同步二进制减法计数器的时序图;

3.同步二进制加/减可逆计数器

将图5-1所示的同步二进制加法计数器和图5-4所示的同步二进制减法计数器合并,同时加上加/减控制信号,可以构成同步二进制加/减可逆计数器,如图5-7所示。;

电路中各个触发器的驱动方程为

J?=K?=1

J?=K?=U/DQ”+U/DQ”

J?=K?=U/DQ”Q”+U/DQ”Q”

J?=K?=U/DQ“Q”Q”+U/DQQ”Q”

输出方程为

C/B=U/DQQQ“Q”+U/DQQ2Q”Q”;

现在我们对U/D信号分两种情况进行讨论。

当U/D=0时,输出方程为

C/B=Q?Q“QiQ”

驱动方程为

J?=K?=1

J?=K?=Q”

J?=K?=Q”Q”

J?=K?=Q“Q1Q”

上述方程和图5-1所示电路的输出方程及驱动方程相同,可见当U/D=0时,图5-7所示电路实现4位同步二进制加法计数器的功能。;

当U/D=1时,输出方程为

C/B=QQ“Q”Q”

驱动方程为

J?=K?=1

J?=K?=Q

J?=K?=Q”Q

J?=K?=Q2Q”Q”

上述方程和图5-4所示电路的输出方程及驱动方程相同,

因此当U/

文档评论(0)

人生风雪客 + 关注
实名认证
文档贡献者

如果有遇到文件不清或断篇的或者需要转换文件格式的情况请联系我,会在第一时间帮你完成完整的文档。文档如有侵权,请及时告知,本人将尽快予以删除,谢谢啦。

1亿VIP精品文档

相关文档