《计算机系统》_第四章.pptxVIP

  • 0
  • 0
  • 约2.15千字
  • 约 113页
  • 2026-01-19 发布于广东
  • 举报

4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.1 触 发 器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.2 寄存器和移位器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器;4.3 同步计数器

;4.3 同步计数器

;4.3 同步计数器

;4.3 同步计数器

;图4-1基本RS触发器;表4-1基本RS触发器的真值表;图4-2基本RS触发器的逻辑符号;图4-3钟控RS触发器;表4-2钟控RS触发器的真值表;图4-4钟控RS触发器的逻辑符号;图4-5钟控D触发器;表4-3钟控D触发器的真值表;表4-4 钟控D触发器的激励表;图4-6钟控D触发器的逻辑符号;图4-7钟控JK触发器;表4-5钟控JK触发器的真值表;图4-8钟控JK触发器的逻辑符号;表4-6钟控JK触发器的激励表;图4-9边沿JK触发器;图4-10边沿JK触发器的逻辑符号;表4-7边沿JK触发器的功能表;图4-11维持-阻塞D触发器;图4-12维持?阻塞D触发器的逻辑符号;表4-8维持-阻塞D触发器的功能表;图4-13四位锁存器电路图;图4-1474LS373的逻辑电路;表4-974LS373的功能表;图4-1574LS373的芯片引脚图;图4-16四位寄存器的逻辑电路;图4-1774LS273的逻辑电路;图4-1874LS273的芯片引脚图;表4-1074LS273的功能表;表4-1174LS374的功能表;图4-1974LS374的逻辑电路;图4-2074LS374的芯片引脚图;图4-21三位左移寄存器;图4-2274S164的逻辑电路;表4-1274LS164的功能表;图4-2374LS164的芯片引脚图;图4-24三位右移环形计数器;图4-25三位右移环形计数器的工作时序图

;图4-26三位右移扭环形计数器;图4-27???位右移扭环形计数器的工作时序图?

;图4-28相联存储器结构图;图4-29一位电路结构图;图4-30相联存储器的阵列结构;图4-314×4相联存储器的例子;图4-32用JK触发器实现D触发器的电路(一)

;图4-33用JK触发器实现D触发器的电路(二)

;图4-343位二进制同步加法计数器状态转换图

;表4-133位二进制同步加法计数器的状态表

;图4-353位二进制同步加法计数器的卡诺图

;图4-363位二进制同步加法计数器的逻辑图

;图4-373位二进制同步减法计数器状态转换

;表4-143位二进制同步减法计数器的状态表

;图4-383位二进制同步减法计数器的卡诺图

;图4-393位二进制同步减法计数器的逻辑图

;图4-40二进制同步可逆计数器的电路;图4-414位二进制同步计数器74LS161的逻辑图

;表4-15 4位同步二进制计数器74LS161功能表

;图4-4274LS161的芯片引脚图;图4-43十三进制同步计数器连接法;图4-44用两片74LS161级联扩展的256进制计数器

;图4-45钟控RS触发器的输及信号波形

;图4-46钟控D触发器的输入信号波形

;图4-47JK触发器的输入信

文档评论(0)

1亿VIP精品文档

相关文档