计算机组成原理期末考试题.pdfVIP

  • 0
  • 0
  • 约2.49千字
  • 约 2页
  • 2026-02-18 发布于北京
  • 举报

计算机组成原理试题

2004年1月6日

班号:学号::

1.(15分)某8位计算机,整数采用补码表示法,浮点数采用类IEEE754,符号位1位,

阶码3位(移3码),尾数4位。

1)给出下列数值在该计算机中的二进制表示,其中小数用浮点数表示。

(21),(-15),

108

(13/8),(1/4)

1010

2)给出计算机求(13/8)+(1/4)的过程和结果。

1010

2.(20分)某CPU结构如下图所示,其中有一个累加寄存器AC、一个状态寄存器和其它四个

寄存器(地址寄存器AR、数据缓冲寄存器DR、程序计数器PC和指令寄存器IR),各部分

之间的连线表示数据通路,箭头表示信息传送方向。要求:

主器

acb

AC

+1

d

ALU

微操作信

状态寄存器号发生器

1)标明图中a、b、c、d四个寄存器的名称。

2)简述该CPU的指令从主存取到控制器的通路。

3)简述数据在运算器和主存之间进行存/取的数据通路。

3.(10分)某指令系统长度为16位,其中一个操作数需要6位来表示。假定它有K条双操作

数指令和L条无操作数指令,那么,它最多还能支持多少条单操作数指令?(仅考虑单字

指令)

4.(20分)某计算机系统地址为32位,按字节编址,分别设置有指令Cache和数据Cache。其

中,指令Cache的容量为212字节,块大小为32字节,数据Cache的容量为213字节,块大小为

32字节。均为2路组相连的组织方式。

1).指令Cache中标记位需要几位?

2).数据Cache中块号是32位地址中的哪几位?

3).下面给出的地址均为指令在主存中的地址,请指出其中哪个地址肯定不会和存有

0x0ACE6004主存地址的块出现块?

(A)0x0BAD6004

(B)0x0ACE6838

(C)0x0C81C81C

(D)0xFACE6004

(E)0

(

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档