本科毕业设计中期检查报告.docVIP

  • 4
  • 0
  • 约3.04千字
  • 约 8页
  • 2026-03-08 发布于江苏
  • 举报

本科毕业设计(论文)中期检查报告

课题名称:基于FPGA的等精度多功能频率测试仪

学院(系):自动化学院(电技系)

年级专业:电技10级*班(学号***********)

学生姓名:**

指导教师:**

检查日期:2014年4月30日

课题已完成的内容

自毕业设计开始进入正题以来,经过认真的学习和刻苦的钻研,我现在已经掌握了FPGA和单片机的一些基本功能,进一步了解了在设计当中单片机系统SOC系统,完成了主系统部分和频率计FPGA设计部分的VHDL程序设计

课题的需求分析

基于传统测频原理的频率计的测量精度将随被测信号频率的下降而降低,即测量精度随被测信号的频率的变化而变化,在实用中有较大的局限性,而等精度频率计不但具有较高的测量精度,且在整个频率区域能保持恒定的测试精度。

在此完成的设计项目可达到的指标为:

1.频率测量

测量范围信号:方波、正弦波;幅度:0.5V~5V;频率:0.1Hz~10MHz

b.测量误差≤0.001%

2.脉冲宽度测量

a.测量范围信号:脉冲波;幅度:0.5V~5V;脉冲宽度1μs—1s

b.测量精度≤0.1μs

3.测量并显示周期脉冲信号(幅度0.5V~5V、频率1Hz~1kHz)的占空比,

占空比变化范围为10%~90%,测量误差≤1%。

4.显示器

十进制数字显示,显示刷新时间为5秒的轮流显示或固定显示,可转换。

5.具有自校功能,时标信号频率为1MHz。

6.自行设计满足本设计任务要求的稳压电源。

在以上测量范围以及测量误差条件下,进行小信号的频率测量,提出并实

现抗干扰的措施。

2、熟悉测频原理及FPGA功能

FPGA器件担任测频的核心电路模块,传统的测频原理是在一定的时间间隔T内测某个周期信号的重复变化次数N,其频率可表示为f=N/T,这种测量方式的精度会随被测信号频率的下降而降低。本设计采用等精度测频方法,“预置门控信号”CL可由单片机发出,可以证明,在一秒至0.1秒间选择的范围内,CL的时间宽度对测频精度几乎没有影响,在此设其宽度为TBZH和TF模块式两个可控的32位高速计数器,BENA和ENA分别是他们的技术允许信号端,高电平有效。标准频率信号从BZH的时钟输入端BCLK输入,设其频率为F;经整形后的被测信号从与BZH相似的32位计数器TF的时钟输入端TCLK输入,设其真实频率值为F1,被测频率为F2.

测频原理为,测频开始前,首先发出一个清零信号CLR,使两个计数器和D触发器置0,同时通过信号ENA,禁止两个计数器计数。然后由单片机发出允许测频命令,即令预置门控信号CL为高电平,这时D触发器要一直等到被测信号的上升沿通过时Q端才被置1,与此同时,将同时启动计数器BZH和TF,进入计数允许周期。在此期间,BHT和TF分别对被测信号(频率为Fx)和标准频率信号(Fs)

同时计数。当T秒后,预置门信号被单片机置为低电平,才通过D触发器将这两个计数器同时关闭。CL的宽度和发生的时间都不会影响计数使能信号(START)允许计数的周期总是恰好等于待测信号TCLK的完整周期数这样一个事实,这正是确保TCLK在任何频率条件下都能保持恒定精度的关键,并且,Cl宽度的改变以及随机的出现时间的误差最多只有BCLK信号的一个时钟周期,如果BCLK由精确稳定的警惕振荡器(100MHz)发出,则任何时刻的绝对测量误差只有亿分之一秒。设在一次预置门时间T中被测信号的计数为Nx,对标准频率信号的计数值Ns,则下式成立:Fx/Nx=Fs/Ns,最后通过控制SEl选择信号和64位至8位的多路选择器MUX64-8,将计数器BHZ和TF中得2位数据8次读入单片机并按上市进行计算和显示结果

幅、放大、整形后送入FPGA,用50MHz的有源晶振作为FPGA的测试标准频率两个信号送入FPGA芯片中,通过控制键盘,决定频率计的摸个功能,单片机电路读取键盘上的信号送入FPGA进行相应的数据处理后,进入数码管显示。电源部分采用220V交流电经变压、滤波、稳压后得到5V电压供整个系统使用

取得阶段性成果

频率计测频时序图

从图中可以看出,SPUL=‘1’时,系统进行等精度测频,这时,CLR一个正脉冲后,系统被初始化。然后CL被置为高电平,但这是两个计数器并未开始计数(START=‘0’)知道伺候被测信号TCLK出现一个上升沿,START=‘1’时两个计数器同时启动分别对

文档评论(0)

1亿VIP精品文档

相关文档