DDR3高速布线故障分析与优化建议.pdfVIP

  • 1
  • 0
  • 约小于1千字
  • 约 2页
  • 2026-03-11 发布于北京
  • 举报

DDR3布线网友故障分析

大家好!做了两个DDR3的板子(方案是全志A10,都是四层板):一个是

四颗DDR3(128*8);一个是两颗DDR3的(256*16)。两个案子DDR3的主频跑

到336M左右就跑不上去了。板子的走线情况如下:

1、信号线有做等长控制(最长减去最短的):数据线公差1mil;地址、控制线40mil

2、有做阻抗控制:数据线、地址线做50欧姆单端阻抗控制;差分线做100欧

姆阻抗控制

3、数据线线宽5mil,线距6mil以上;地址线线宽5mil,线宽5mil以上

4、两颗DDR3:数据线总线长838mil;地址线总线长1430mil。四颗DDR3:数

据线总长1100mil(将过孔等效线长计算在内)

,地址线总线长2500mil

5、走线在表层,第二层为完整的地,第三层为电源,第四层的DDR3走线参考

第三层的1.5V(DDR3供电电源),DDR3信号没有电源分割平面。

请有经验的大侠分析一下这两块板子跑不上高频可能是哪方面的,也请分

下DDR3这一块走线的经验和方法,在此先谢谢各位了!!!

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档