第二章IA-32结构微处理器及其体系结构.pptVIP

第二章IA-32结构微处理器及其体系结构.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第二章IA-32结构微处理器及其体系结构.ppt

第二章 IA-32结构微处理器及其体系结构 微处理器的主要性能指标 16位微处理器(8086/8088) 32位微处理器 本章重点 微处理器的主要性能指标 8086/8088数据总线和地址总线数量 8086/8088的主要寄存器及其作用 8086/8088堆栈作用及其工作方式 8086/8088总线周期 8086/8088存储器分段 8086/8088物理地址与逻辑地址转换 32位微处理器的主要组成和工作方式 微处理器的主要性能指标 字长 (内部寄存器大小、数据总线数量) 指令数 (精简指令) 运算速度 (主频) 访存空间 (地址总线数量) 高速缓存大小 (一、二级) 虚拟存储空间 是否能构成多处理器系统 工艺形式 (封装、工作电压、功耗) 8086/8088微处理器(16位) 流水线处理 指令队列有1或2个字节空闲时,BIU自动取指令送入指令队列 EU从指令队列取指令执行,如果需要访问存储器或I/O,则请求BIU进入总线周期完成数据传送 当指令队列满,且无总线请求,BIU空闲 在执行转移、调用等指令时,自动清除指令队列,BIU从存储器中装入另外的指令 8088/8086内部寄存器 程序运行时内存使用情况 数据寄存器特殊作用 AX: 保存计算结果低16位 BX: 数据段或附加段中的基准地址 CX: 循环次数 DX: IO端口地址、计算结果高16位 堆栈及其操作 作用 16个字节的堆栈及操作 状态标志寄存器F(PSW) 8086引脚 8086的工作模式与组成模块 工作模式 8086的总线周期 时钟周期 总线周期组成 8086/8088存储器结构 存储器与总线连接 存储器的分段 程序存储段模式 堆与栈 Heap:数据段或附加段中可以分配的内存 近堆: 当前段内 远堆: 其它段内 Stack:保存临时数据的存储空间 8088/8086存储器空间分配(DOS内存管理) 8086存储器分段 20位地址,16位寄存器的矛盾 8086存储器分段说明 段的起始位置 物理地址 程序存储段模式 Tiny 8088/8086存储器空间分配 常规内存 上位内存 高端内存 扩充内存 扩展内存 I/O端口组织 主要的I/O端口地址 32位微处理器内部结构 BIU(三总线) CPU(代码预取、指令译码、控制部件、指令执行部件) MMU(包括分段和分页结构) FPU(浮点运算单元) 32位微处理器特点 内部寄存器32位 数据总线(32到64) 地址总线(32到36) 存储器的保护机制 支持多任务 存储器中有任务状态表 使用CACHE 应用程序可以访问64MM存储空间 采用分段机制和分页机制(1KB/页) 中断与异常 32位微处理器的寄存器结构 通用数据寄存器 段寄存器 系统地址寄存器 控制寄存器 测试寄存器 调试寄存器 指令指针寄存器EIP(32位) 状态寄存器 IOPL:IO特权级(0-3) NT:任务嵌套标志 VM:工作模式标志(是否进入虚地址模式) 32位微处理器通用寄存器组 EAX(AX、AH、AL) EBX(BX、BH、BL) ECX(CX、CH、CL) EDX(DX、DH、DL) ESP(SP) EBP(BP) ESI(SI) EDI(DI) 32位微处理器段寄存器组 段描述符寄存器(64位) 是从系统描述符(全局描述符和局部描述符)中复制来的,格式有所不同 描述每个段的地址、权限 CS、DS、SS、ES、FS、GS 段选择符寄存器(16位) 指示所使用的段在系统描述符表中的索引(高13位) 所选择段的描述在全局还是局部描述符表中(TI,第2位) 段的权限(RPL,第0、1位) CS、DS、SS、ES、FS、GS 32位微处理器系统地址寄存器组 全局描述符表的起始地址GDTR(48位) 中断描述符表的起始地址IDTR(48位) 局部描述符表在全局描述符表中的索引LDTR(16位) 任务状态表在全局描述符表中的索引TR(16位) 32位微处理器控制寄存器组 CR0 工作方式选择(PE) 任务切换(TS) 有无协处理器(MP) 是否仿真协处理器(EM) 是否允许分页(PG) CR1 CR2:故障页面地址 CR3:页目录表(有关页面的描述)的物理地址 32位微处理器的工作方式 实地址方式 保护方式 虚拟8086方式 DOS启动 Windows启动 从Win进入DOS 采用:段+偏移量,1M寻址 可以使用32位的寄存器 特权级为0,完全兼容16位程序 采用分段和分页机制管理存储器 支持虚拟存储器 具有保护机制 模拟多个8086环境(多任务) 特权级为3(部分兼容16位程序) 可以使用虚拟地址 逻辑地址、 线性地址 、 物理地址 * * 内部寄存器16位 数据总线数量 地址总线数量:20根 8088:内部16根,外部8根 8086:内

文档评论(0)

晓风迷梦 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档