网站大量收购闲置独家精品文档,联系QQ:2885784924

基于ARM9的最小系统设计.ppt

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于ARM9 的最小系统设计 S3C2410简介 S3C2410处理器是Samsung公司基于ARM公司的ARM920T处理器核,采用0.18um制造工艺的32位微控制器。该处理器拥有:独立的16KB指令Cache和16KB数据Cache,MMU,支持TFT的LCD控制器,NAND闪存控制器,3路UART,4路DMA,4路带PWM的Timer ,I/O口,RTC,8路10位ADC,Touch Screen接口,IIC-BUS 接口,IIS-BUS 接口,2个USB主机,1个USB设备,SD主机和MMC接口,2路SPI。S3C2410处理器最高可运行在203MHz。 S3C2410芯片图 MAX232转换电路 复位设计电路图 晶振电路图例 6、存储器部分简介 S3C2410内部有NAND Flash控制器,支持从NADN Flash启动。HY57V561620包括4个块,通过BA0、BA1的组合选择块。HY57V561620是16位存储器,因此数据线为DQ0~DQ15,还有CS片选,CLK时钟,CKE时钟使能,RAS行锁存,CAS列锁存, WE写使能等引脚。 储存器图例 总体电路图 PCB版图 备注: 74HC14反相器:可将缓慢变化的输入信号转换成清晰、无抖动的输出信号。 分频器:指将不同频段的声音信号区分开来,分别给于放大,然后送到相应频段的扬声器中再进行重放。在高质量声音重放时,需要进行电子分频处理。 锁相环:锁相环为无线电发射中使频率较为稳定的一种方法 。用途是在收、发通信双方建立载波同步或位同步。因为它的工作过程是一个自动频率(相位)调整的闭合环路,所以叫环 * 成健、冯晶、郑晶 设计成员: 电源转换电路 *

文档评论(0)

管理学科 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档