锁存器和触发器的初态与次态和波形图绘制.pptVIP

锁存器和触发器的初态与次态和波形图绘制.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * [例] 画输出波形 主从JK 触发器的输入信号CP、D 的波形分别如图所示,设触发器的初态为1,试画出输出端 L 的波形。 解:J=D,K= D, 只有置0和置1两种功能。 CP D L Q Q J K Qn+1 0 1 0 1 0 1 JK 触发器真值表 J(K) 在CP脉冲的低电平期间将输入信号存储于主触发器。 在CP脉冲的高电平到来时发生状态变化。 高电平触发(上升沿) 3. 主从 D 触发器 * 5.4 触发器的功能 1、 RS 触发器 2、 JK 触发器 3、 T 触发器 4、 D 触发器 5、 D 触发器功能的转换 * 1、 SR 触发器 特性方程 (约束条件) 逻辑功能表 状态不定 - - 0 1 1 1 1 1 状态同S 0 1 0 0 1 1 状态同R 0 1 1 1 0 0 状态不变 0 1 0 0 0 0 说 明 Qn+1 Qn R S 1 1 1 状态转换图 S=0 R=1 S=1 R=0 S=x R=0 S=0 R=x * 2、 JK 触发器 JK 触发器的状态转换图 J K Qn Qn+1 说 明 0 0 0 0 0 1 状态不变 0 0 1 1 0 1 置 0 1 1 0 0 0 1 置 1 1 1 1 1 0 1 翻 转 1 1 1 t y ü JK 触发器的功能表 Qn 0 1 t y ü J=X K=1 J=1 K=X J=X K=0 J=0 K=X J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn 特性方程 * 3、 T 触发器 只要将JK触发器的J、K端连接在一起作为T端(J = K = T), 就构成了T触发器. 1)特性方程 T触发器的功能是T为1时,为计数状态,T为0时为保持状态。 2)T触发器逻辑功能表 T Qn Qn+1 0 0 0 0 1 1 1 0 1 1 1 0 * T′触发器 1 逻辑符号 特性方程 上升沿触发的T′触发器 时钟脉冲每作用一次,触发器翻转一次。 3、 T 触发器 * 4、 D 触发器 逻辑功能表 D 0 0 0 0 1 0 1 0 1 1 1 1 特性方程 Qn+1=D 状态转换图 * 上升沿触发的不同功能触发器 下降沿触发的不同功能触发器 * 5、D 触发器功能的转换 D 触发器构成 J K 触发器 Qn+1 = D 组合 电路 D K J * 2. D 触发器构成 T 触发器 组合 电路 D T Qn+1 = D 5、D 触发器功能的转换 * 3. D 触发器构成 T ’ 触发器 Qn+1 = D CP Q T’ 触发器可实现二分频逻辑功能 5、D 触发器功能的转换 * ?锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元。每个锁存器或触发器都能存储1位二值信息。 ?锁存器是对脉冲电平敏感的电路,它们在一定电平作用下改变状态。 ?触发器是对时钟脉冲边沿敏感的电路,它们在时钟脉冲的上升沿或下降沿作用下改变状态。 ?触发器按逻辑功能分类有D触发器、JK触发器、T(T)触发器和SR触发器。它们的功能可用特性表、特性方程和状态图来描述。触发器的电路结构与逻辑功能没有必然联系。 小 结 * :输入信号电平直接控制其状态 传输门控锁存器: 维持阻塞触发器 传输延迟结构触器 存储单元 锁存器 触发器 主从触发器 基本SR锁存器 在使能电平作用下由输入信号决定其状态。 在时钟脉冲的上升 沿或下降沿作用下改变状态。 逻辑门控锁存器: * 根据逻辑功能不同,时钟触发器可分为 (1)RS 触发器 (约束条件) (3)D 触发器 (4)T 触发器 (5)T’ 触发器 利用特性方程可实现不同功能触发器间逻辑功能的相互转换。 (2)JK 触发器 * 逻辑功能 D触发器 T(T‘)触发器触发器 JK触发器 SR触发器 逻辑功能的描述方式: 特性表、特性方程和 状态图、波形图。 * 相同结构有不同功能 相同功能有不同结构 触发器的电路结构与逻辑功能没有必然联系。 * 习题5.4.8 两相脉冲产生电路如图所示,试画出在CP 作用下?1、?2的波形,各触发器的初始状态为0。 * J1=K1=1 J2=K2=1 * * 作业 5.2.4 5

文档评论(0)

qujim + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档