网站大量收购闲置独家精品文档,联系QQ:2885784924

基于DDS的基本信号发生器.docVIP

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、设计目标: 利用FPGA完成DDS波形产生的核心电路; 输出信号波形:正弦、方波、三角波波; 输出波形的频率48828.15Hz~4882815Hz; 完成波形的仿真测试; 二、设计思路 采用直接数字合成器(DDS),可用硬件或软件实现。即用累加器按频率要求对相应的相位增量进行累加,再以累加相位值作为地址码,取存放于ROM中的波形数据,经D/A转换,滤波即得到所需波形。 以EDA技术为基础,用FPGA实现DDS模型的设计。电路的规模大小和总线宽度可以由设计者根据自己的需要而设定可将波形数据存入FPGA的ROM中。同时外部控制逻辑单元也可在FPGA中实现。方法简单,易于程控,便于集成。用该方法设计产生的信号频率范围广,频率稳定度高,精度高,频率转换速度快。 在本设计中,用FPGA完成DDS核心电路模块设计,以quartus II软件为开发环境,使用Verilog HDL硬件描述语言完成硬件电路的设计,采用分块设计的思想,整个DDS模块框图如下: 图 1 系统框图 系统RTL电路图如下: 图 2 DDS模块RTL视图 各模块功能及设计思路: 1、控制模块 控制模块是从外部接收,实现DDS系统的控制功能,接收外部时钟信号、复位信号、10位频率控制字信号、10相位控制字信号,两位的波形选择字信号。控制模块通过这些信号控制下层模块各种功能的实现。顶层模块中以一个10位的累加器产生地址,实现对对底层模块正弦、方波、三角ROM模块的的访问。 2、正弦信号模块功能 该模块式调用FPGA内部的M4K存储器,以宏模块定制一个ROM存储块,存储正弦信号数据。其中,通过MATLAB软件编程产生,产生的数据生成以个后缀为.Hex的文件,用来初始化ROM模块。 正弦信号模块接收来自控制模块的地址信号,访问内部的ROM模块,并将正弦信号波形数据输出到波形选择模块。 3、方波信号模块 该模块式调用FPGA内部的M4K存储器,以宏模块定制一个ROM存储块,存储方波信号数据。其中,通过MATLAB软件编程产生,产生的数据生成以个后缀为.Hex的文件,用来初始化ROM模块。 方波信号模块接收来自控制模块的地址信号,访问内部的ROM模块,并将方波信号波形数据输出到波形选择模块。 4、三角波信号模块 该模块式调用FPGA内部的M4K存储器,以宏模块定制一个ROM存储块,存储三角信号数据。其中,通过MATLAB软件编程产生,产生的数据生成以个后缀为.Hex的文件,用来初始化ROM模块。 三角信号模块接收来自控制模块的地址信号,访问内部的ROM模块,并将三角信号波形数据输出到波形选择模块。 5、波形选择模块 波形选择模块主要多路选择器构成,在接收到来自控制模块的复位信号,波形控制字和正弦、方波、三角模块传来的数据时,通过多路选择器的控制,输出我们想要的波形。 6、顶层模块 顶层模块将个顶层模块封装好,做成DDS的基本函数信号发生 器。 三、源代码清单: 顶层模块 /****************************顶层模块********************************模块功能:按设计要求输入10位频率控制字,10位的相位控制字,2位的波形控制字输出10位并行的波形幅度*********************************************/ module DDS(rst,clk,con_f,con_p,sec_w,out_addr,wave_data); input rst, //复位信号 clk, //时钟信号 con_f, //频率控制字输入端口 con_p, //相位控制字输入端口 sec_w; //波形选择输入端口 output wave_data; // 波形数据输出 output out_addr; //测试管脚,观测地址变化 wire [9:0] con_f; wire [9:0] con_p; wire [1:0] sec_w; wire [9:0] out_addr; wire [9:0] link_addr; wire [9:0] link_sin; wire [9:0] link_tri; wire [9:0] link_squ; wire [9:0] wave_data; assign out_addr=link_addr; control U1 ( .clk(clk), .rst(rst), .con_f(con_f), .con_p(con_p), .addr(link_addr) ); sin U2( .clk(cl

文档评论(0)

qujim + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档