- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
顾凡 英特尔服务器平台市场经理 变革提供更出色的业务价值 技术变革的演进强调平衡的平台能力 整体平台变革的策略 新服务器平台带给数据中心的优势 双核/多核是计算的未来之路 高能效服务器节约数据中心运维成本 虚拟化走入主流服务器市场 可靠和创新的平台服务关键商务应用 摩尔定律依然有效 …双核/多核 英特尔? 酷睿微体系架构 新服务器平台带给数据中心的优势 双核/多核是计算的未来之路 高能效服务器节约数据中心运维成本 虚拟化走入主流服务器市场 可靠和创新的平台服务关键商务应用 06年下半年的主流处理器英特尔?至强? 双核5100 系列处理器 (“Woodcrest”) 更出色的能效表现 新服务器平台带给数据中心的优势 双核/多核是计算的未来之路 高能效服务器节约数据中心运维成本 虚拟化走入主流服务器市场 稳定和可靠的平台服务关键商务应用 虚拟化技术的应用模式“发生在今天” 硬件辅助虚拟化 虚拟化解决方案: 使用英特尔? 虚拟化技术之前和之后的比较 更出色的虚拟化平台 虚拟化扩展空间 全面的平台创新,意味着更大的扩展空间和容量 行业领先内存、I/O和计算 最佳性能,支持广泛的不同工作负载 虚拟化生态系统 新服务器平台带给数据中心的优势 双核/多核是计算的未来之路 高能效服务器节约数据中心运维成本 虚拟化走入主流服务器市场 可靠和创新的平台服务关键商务应用 全缓冲DIMM (FBD)内存 英特尔? I/O加速技术 推进新一代数据中心基础变革… Backup IT部门的三大致命点 多代CPU平台 新平台带来哪些可能? 基于全新双核英特尔? 至强? 处理器的服务器平台 新双核英特尔? 至强?服务器平台性能 公布的测试结果在整型, Java 和数据库方面的性能 新双核英特尔? 至强?服务器平台性能 公布的测试结果在浮点, ERP 整合性能 服务器技术平台化 What Is Possible? This is how Kilroy pitched this slide. Detailed sub-bullets and tech information added for reference: Intel is not confused. Customers don’t pay for IMC or Hypertransport they pay for the best system level performance. Intel wins with system level performance across a broad range of benchmarks… To deliver system level performance Intel has focused on four key system level innovations: 1. Intel? Core Microarchitecture – lower latency to memory through large and sophisticated caches AMD touts integrated memory controllers for their lower latency to memory, but Intel’s large Smart Cache enables Intel microprocessors to go to memory up to 50% less often than AMD because our cache is twice as large.? Once you go out to the? memory controller you have to go out to a DIMM—memory is much slower than accessing data from cache (~5ns for L2 cache vs 60 to 120ns or more for main memory accesses) This lowers Intel’s latency because cache is much faster than going to memory even with an integrated memory controller.? Because the cache is shared the individual cores can access more than 2MB per core.? Any data that needs to be shared between the two cores can be passe
您可能关注的文档
最近下载
- 鄂州高标准农田建设项目实施方案.docx
- 医院诊疗规范管理体系.docx VIP
- 2024年新人教版数学七年级上册全册教学课件(新版教材).pptx
- DB51T 2616-2019 机关会议服务规范 .docx VIP
- 2025年广州市中考英语试题卷(含答案解析).docx
- GBT7725 -2004 房间空气调节器.pdf
- 人教PEP版(2024)三年级下册英语Unit 6 Numbers in life 单元整体教学设计(共4课时).docx VIP
- 07SG528-1:钢雨篷(一) 国标图集.pdf VIP
- 《心理学(第4版)》课件全套 姚本先 第1--11章 绪论 ---心理健康与教育.pptx
- 司法考试必背大全(涵盖所有法律考点).pdf VIP
文档评论(0)