Cache 实验中的主存储器接口设计.pdfVIP

  • 4
  • 0
  • 约1.09万字
  • 约 3页
  • 2017-09-17 发布于重庆
  • 举报
 第 23 卷 第 4 期 实 验 室 研 究 与 探 索 V o l. 23 N o. 4   2004 年 4 月 R ESEA RCH AND EXPLORA T ION IN LABORA TOR Y A p r. 2004  ·计算机技术应用· Cache 实验中的主存储器接口设计 冯建文,  章复嘉 (杭州电子工业学院 计算机分院, 浙江 杭州 310037) 摘 要: 本文介绍了一种在传统计算机组成原理实验仪上, 开设Cache 实验时的主存储器的接口设计方 法, 并给出了电路和数据通路分析, 最后进行了性能比较。 关键词: Cache; 主存储器; 接口; 组成原理 中图分类号: T P 302 文献标识码: A 文章编号:(2004) Inte rfa ce D e s ign of M a in M em o ry fo r C a che Expe rim e nt ,   F EN G J ian w en ZH A N G F u j ia (Co llege of Com pu ter, H angzhou In st. of E lectron ic Eng. , H angzhou 310037, Ch ina) Abstract: T h is article in troduced a w ay of in terface design of m ain m em o ry fo r Cache experim en t on a tradition . al experim en t packet of com pu ter o rgan ization and arch itectu re T he circu it and data access analysis w ere p re sen ted. F inally, a perfo rm ance com paison w as given. Key words: Cache; m ain m em o ry; in terface; o rgan ization and arch itectu re   在传统的《计算机组成原理》课程的配套实验中, 到总线。 一般只设有主存储器的读写实验和扩展实验。而对于 在添加了Cache 后, 系统结构如图 1 所示。图中, Cache 的组成和工作过程, 一般只着重于原理性的授 存储器与 CPU 交换一个数据的周期是四个时钟周期 课, 然而由于 的地址映射较为抽象, 学生在准确 ~ , 而 与 交换一个数据的周期是两 Cache T 1 T 4 Cache CPU 理解上问题较多, 因此, 设置Cache 实验成为必要。在 个时钟周期 ~ 。 T 1 T 2 传统计算机组成原理实验仪上, 通过添加和改进电路, 可以开设Cache 实验。论文就在添加了Cache 后, 如何 实现主存与Cache 的接口设计作了讨论。 1 系统结构 实验所涉及的组成原理实验仪属于开放式、单元 化结构, 这为开设Cache 实验而进行改进提供可能性。 实验

文档评论(0)

1亿VIP精品文档

相关文档