FPGAW FPGA在互联网上的配置外文翻译.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)外文翻译 原文题目:  FPGAW:FPGA CONFIGURATION OVER THE INTERNET 译文题目:  FPGAW: FPGA在互联网上的配置 摘要:本文介绍了FPGAW项目,硬件/软件产品,Xilinx XC3000 和XC4000的FPGA器件在互联网的动态重新配置。 FPGAW包括硬件部分和软件部分。硬件部分包括一个特别委员会,允许FPGA器件的两个以上的个人电脑主机的ISA总线包含动态配置。软件部分通过互联网(使用TCP / IP协议)触发FPGA设备的配置。 FPGAWLinux和Windows NT作业系统有效。 关键词FPGA器件,TCP / IP协议,Xilinx XC4000的家庭,客户服务器应用程序,动态配置。介绍 互联网革命是在过去十年最重大的事件,改变世界各地科学界的生活。这也有一个在硬件设计过程必须处理的新的远程配置的可能性引起复杂的问题。如果现在大部分的硬件设计目标计算机外围设备,在未来的硬件设计过程将致力于控制最重要的计算机:互联网。该FPGAW旨在解决在地方使用的硬件设备难以进入(卫星,气象网站等),其中有可能一个调制解调器通过广播或类似的设备系统连接到互联网提出的问题。另一个潜在的应用是FPGAW升级,如调制解调器和蜂窝电话等产品。一个新版本的固件可以方便下载,无需更换任何产品的组成部分。 互联网可重构的硬件系统的应用领域是可观的,由于其便携性和内在的速度获得特定于硬件系统(相对于软件)。这是一种方式 其重要性,因为我们看到它,是在世界背景下不断增长 改善起飞的任务计算机和分发到负载(如FPGA)的可重构计算系统设备的性能,这将执行计算速度更快,同与主机。执行情况 FPGAW是通过互联网配置为Linux和Windows NT客户端服务器应用程序下载到FPGA芯片。它由两个主要部分组成:硬件和软件。 硬件部分的FPGAW是一个特殊的板,是对Xilinx FPGA的演示板延伸。这个是基于busconf.pdf文件,可以从Xilinx网站()发现给予说明。相对于13.5-14秒通常需要使用带有XCHECKE下载电缆Xilinx的硬件调试程序这个局的实施使我们获得约5毫秒配置时间。该FPGAW板必须插在PC机的ISA插槽。Xilinx XC3000 或XC4000的FPGA器件必须设置为从串行模式。下载配置,该芯片有3个投入使用,它们是:PROGRAM, DIN, CCLK。PROGRAM是用来复位FPGA芯片,DIN是串行数据输入和CCLK是配置时钟,由PC总线产生。图1说明了投入的ISA插槽的数据引脚连接。FPGA针脚连接到ISA插槽 DIN引脚连接到D0的路线,程序引脚连接到到D7的巴士线。 该FPGA演示板自己分配硬件端口,通过一个程序(如FPGAW软件)都可以与它通信。通常,这是在范围0x300 - 0x307。该FPGA演示板包含两个FPGA芯片。XC3020芯片可以配置使用端口0x300,而XC4005芯片可以配置使用端口0x301。图2显示了配置过程。 配置过程中的波形 FPGAW软件 该FPGAW软件包含两个程序调用客户端和服务器,客户机和服务器计算机上执行。 来源可以使用GCC编译器被编译在Linux和Windows NT操作系统。客户端的图形版本书用FLTK,这是一个多平台的GUI库。 我们写字节到端口0x300与FPGA晶片沟通。该字节对应于ISA插槽的D7 - D0的线。要启动配置,首先是初始化FPGA芯片。这是通过设置程序引脚为低,然后再返回到高电平。在此之后,芯片需要一些时间来重新调整。我们的延迟是通过阅读9000次的端口0x300(因为I / O操作有一个固定频率)。现在,我们可以将数据发送到芯片中。 我们串行方式发送位数据。数据是字节的,我们写端口。正如我们前面提到的,该方案引脚必须保持高,否则芯片将复位。在发送所有数据,芯片需要再次,而且比它已准备就绪。 FPGA器件配置文件)是Xilinx 基金会所产生的系列软件。我们的支持rawbits二进制文件。该rawbits文件是文本文件。他们开始包含一些具体的信息,如文件,创建日期名称等标题通常是几行代码。在这后,配置位跟进。每个位都人类可读的方式存储在一个字符。二进制文件只包含配置数据。该位文件二进制文件类似,唯一不同的是,他们有一个头了。 所有的标题将我们的自动精简。文件扩展名程序检测文件格式。如果扩展名是.RBT or .ASC的文件是rawbits格式。如果扩展名是,文件将被为一个位文件,否则文件作为二进制文件解释。 客户服务器之间的通讯 正如我们已经提到,该是一个客户服务器应用程序,这意味着它两个可执行文件组成。客户端程序有两个版本。 服务器程

您可能关注的文档

文档评论(0)

chengzhi5201 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档