高速模数转换器ADC12020的应用研究.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
工业技术 ChinaSCienceandTechnologyReview ●I 高速模数转换器ADC12020的应用研究 张 威 (哈尔滨工程大学理学院 黑龙江 哈尔滨 150001) [摘 要]本设计以超声成像为应用背景,用ADC12020来实现AD转换,用FPGA实现ADC的时序控制,用FIFO作为ADC输出数据的高速缓冲存储区,实现了 岛速数据采集、数据的快速传输和模块灵活控制三者的结合。并用 Signa1Tap/I观察ADCl2020的输出信号。 [关键词]AD FPGA 数据采集 采样频率 中图分类号:TN409 文献标识码 :A 文章编号:1009—9L4x(2011)30—0345—02 前言 2.1输入调理 电路的设计 模数转换器 (ADC)作为模拟信号和数字信号的桥梁在信号处理系统中的作 由于模拟信号的输入是单端信号,因此AD前端必须设计专用的单端转差 用是不言而喻,一个高性能的数字系统不但要求有好的算法,同时也要求高质 分 电路来完成信号的输入l3l。 量的输入信号,现代数字系统对ADC的转换精度和转换速度都有较高的要求。 该设计的前端电路如图2所示,采用ADI公司的AD8138来实现单端转差 目前半导体厂家的ADC产品已经能够满足设计的要求,昂贵的价格也在逐年下 分 电路 的信号输入 。 降,高速高精度ADC正在逐步进入通用设计。采用高性能的AD转换器件并不 22系统原理 意味着就有高质量的转换结果,与ADC指标同等重要的还有 AD#b围电路的设 外部模拟信号经过输入调理电路后,转换成一对差分信号,此信号作为 计。由于高速高精度ADC在各个方面有着苛刻的要求,为保证其性能,电路设 ADCI2020的输入,在FPGA产生的AD转换时钟控制下,由ADC12020转换成数字 计就显得尤为重要。在很多情况下,计算机应用系统中用普通 (MCU51、PiC 信号。AD转换精度为 12位,转换后的数据存入FIFO,FIFO半满时,FPGA触发 等单片机或控制型DSP)是可以完成系统任务的。但随着数字信号处理技术 其它处理器读取FIFO数据 。 的快速发展,在一些由单片机构成的较小系统中,对信号进行实时处理要求最 FPGA对AD的控制主要由两个信号,OE和ADCLK,OE是AD的转换使能信号, 底层的数据采集系统必须具有更高的采样速率,同时能提供更丰富的原始数据 低电平有效。ADCLK是AD的转换时钟,主要有FPGA的时钟分频得到,当用不 信息。然而,采集系统的采样速率不仅与AD转换器的转换速率等因素有关, 同的分频 比时就会得到不同的采样时钟。ADCLK的VHDL程序如下 同时还与数据传送方式密切相关。通常的数据传送方式有两种:第一种是由 constant N:integer:=9: 单片机直接控制的数据传送方式 :第二种是DMA控制的数据传送方式 这两 Signalcounter:integerrange 0 t

文档评论(0)

lingyun51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档