基于FPGA的应力应变信号监测系统的研究设计.pdfVIP

基于FPGA的应力应变信号监测系统的研究设计.pdf

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的应力应变信号监测 系统的研究设计 程光伟 .徐瑞峰。 (1.西安工业大学 电子信息工程 学院,陕西省西安-~710021: 2.西C--T-业大学 电子信息工程学院,陕西省西安-$710021) 摘 要 :文中介绍了一种基于FPGA的多通道应力应变信号监测系统的设计方案 ,该系统的 研 究为一些大型建筑结构 由于年代久远而需要维护 、维修提供客观依据 ,主要 阐述 了前端信 号采集 电路硬件 以及FPGA上各个控制模块 的设计 .系统可 以通过Nios1I软核修改FPGA中的 各项采样参数 ,如采样率、采样通道数 、起始通道等,来实现对不同对象的应变情况进行实 时监测 ,模拟实验表明系统运行稳定可靠,采集精度高,具有很高的实用价值 关键词 :FPGA:数据采集:应力应变:NiosII FPGA-basedstrainsignalmonitoringsystem design CHENG Guang-wei,XURui-feng (1.DepartmentofElectronicsInformationEngineering,Xi’anTechnologicalUniversity 2.DepartmentofElectronicsInformationEngineering,Xi’anTechnologicalUniversity) Abstract:FhispaperdescribesadesignbasedonFPGAstressandstrainofthemuhi-channelsignalmonitoringsystem, Thestudyofthesystemforanumberoflarge-scalebuildingstructureduetotheage—oldandneedmaintenance,repair, provideanobjectivebasis.Mainlyonthedesignofthefront—endsignalacquisitioncircuithardwareontheFIGA(:(mlrol module,BytheNios1IsoftcoremodifyFPGA samplingparameters,Suchassamplingrate,samplingthechannelnun/hel’ startchannel,toachievereal—timemonitoringofthedifferentobjectscontingencysituation,Simulationresultsshowthat thesystem isstableandreliableoperation,theacquisitionofhighprecision,hasahighpraeticalvalue. Keywords:FPGA;dataacquisition;Stress—strain;NiosⅡ 应力应变是一个物体受力后机构 的变化情况 , 1 设计思路 应变就是受力后产生 的形变率 通过对应变进行 检测 .就可以知道物体的受力情况和形变情况 。 本文设计的应力应变检测系统可以实现数据的 采集 、处理和存储功能 。整个系统主要 由Ahera公 收稿 日期 :2012—06—14 司的FPGA芯片CyclonelI2C35F672C6,MAX公刊的 ADC芯片MAX197,DAC0832以及信号调理 电路等 采样率、分辨率、精度 、编码宽度等,其 中采样 外围电路组成 。系统硬件简图如 图1所示 。Nios1I 率 、分辨率 、精度是A/D转换器 的3个重要指标 , 软核输出控制信号 ,控制FPGA。当NiosI1软核启 直接影响数据采集系统的精度 。 动FPGA开始数据采集

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档