- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验六 计数器的设计 表6-2 6.2.3用中规模集成电路(2/5十进制计数器74LS90)组成BCD码九进制加法计数器: 异步十进制计数器74LS90功能表 * * 6.1实验目的 1、学习用集成触发器组成同步和异步计数器并测试其逻辑功能。 2、学习用集成计数器组件组成任意进制计数器的方法并测试其逻辑功能。 6.2实验内容及步骤 6.2.2 用集成JK触发器74LS112和四2输入与非门74LS00组成同步六进制减法计数器: ⑴ CP加单正脉冲,观察各触发器的输出状态,纪录于表6-2中。 计数脉冲 Cp数 二 进 制 码 Q1 Q2 Q0 对应的 十进制数 ⑵ CP接连续脉冲,用示波器观察并对应记录在一个计数周期内,CP和各输出端的波形。 0 2 0 1 2 0 1 0 2 1 0 0 , , 1 Q K Q Q J Q K Q Q J K J = = = = = = 触发器的 驱动方程 ⑴ CPA接单正脉冲,观察各触发器的输出状态,纪录于表6-4中。 ⑵ CPA接单正脉冲,输出端QD QCQB QA对应接至七段译码/驱动电路CD4511的输入端DCBA,观察数码管的变化。 2/5十进制计数器74LS90的管脚图: 计数脉冲从CPA输入(下降沿有效), QA与CPB相连, QD QCQB QA输出 ——8421码十进制计数器 R01、 R02:异步清零端 (高电平有效) S91、S92:异步置9端 (高电平有效) 计 数 X L L X 计 数 L X X L 计 数 L X L X 计 数 X L X L H L L H X X H H L L L L H H X L L L L L H H L X 异步复位、置位输入端 R01 R02 S91 S92 输 出 端 QD QC QB QA *
文档评论(0)