- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
白皮书
利用零功耗 CPLD 来有效降低便携式应用的功耗
引言
以前,人们认为 “可编程逻辑”并不意味着 “低功耗”。然而,零功耗CPLD 的出现改变了这一观点,这
一技术使低功耗电子产品设计人员能够充分利用可编程逻辑的诸多优势。现在, CPLD 不但能胜任于一般
应用,而且零功耗 CPLD 还大大降低了便携式产品的总功耗。
通用 CPLD 应用
第一组应用介绍了 CPLD 所胜任的功能。虽然这些不是专门针对降低功耗的,但是,使用低功耗 CPLD 来
实现这些功能对功耗有积极的影响。例如,普通的 CPLD 功能是合并分立逻辑。这节省了 PCB 空间,降低
了材料 (BOM) 成本,减小了总功耗。下面几节讨论一些常见的通用 CPLD 应用。
上电排序
在很多产品中,各种器件的上电顺序非常重要,使得上电排序成为关键功能。 CPLD 在系统上电几个毫秒
内就开始工作,成为控制系统中各种器件上电排序的最佳选择,包括微处理器以及微控制器等 ( 图 1)。上
电排序还只是低功耗CPLD 能够完成的多种系统功能之一。可编程逻辑的最大价值在于将多种功能在一个
器件中实现。
图 1. 使用 CPLD 进行上电排序
1.8V 2.5V 3.3V
JTAG
CS CS
CS
CPU ASIC ASSP
1.8V 3.3V 2.5V
System Buses
电压电平转换
很多产品都需要使用电压不同的各种逻辑器件。为支持多电压应用,设计人员要经常连接不同电平的器件。
CPLD 有大量的 I/O ,并分成多个块。相应的为每个 I/O 块分配一个电压源。因此,开发电平转换器只需要将
一个块中一种电压的所有 I/O 分在一起,将相关的电压参考连接到这些 I/O 所需的电源上 ( 图 2)。使用
CPLD 不但能够很好地完成电平转换,它更大的优势在于和电平转换相结合的可编程功能。例如,如果某一
应用需要 LCD 显示器,但主处理器并不支持这种显示器,而且电平不同,那么可以采用 CPLD 来实现主处
理器和 LCD 显示器之间的电平转换时序控制功能。
WP-01042-1.2
2009 年 7 月, 1.2 版 1
利用零功耗 CPLD 来有效降低便携式应用的功耗 Altera 公司
图 2. 使用Altera MAX IIZ CPLD 进行电平转换
VCCNT
1.8V
I/O Bank 1 VCCIO for I/O Bank 2
Operating at 2.5V
Input Bus Output Bus
Operating at
文档评论(0)