ARM9嵌入式系统设计与开发应用P67-72.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于S3C2410X处理器的硬件设计 3.1 基本电路设计 3.1.1 电源电路设计 S3C2410X需要3.3V和1.8V两种供电电压,是由5V电源电压经LM1085-3.3V和AS1117-1.8V分别得到3.3V和1.8V的工作电压。开发板上的芯片多数使用了3.3V电压,而1.8V电压是供给S3C2410内核使用的。5V电压供给音频功放芯片、LCD、电机、硬盘、CAN总线等电路使用,具体如图3.1所示。 图3.1 系统电源电路 RTC电路的电压是1.8V,实际是将电池电压或3.3V电压经过两个BAV99(等价于4个二极管串联)降压后得到的,如图3.2所示 图3.2 RTC电路的电压原理图 3.1.2 复位电路设计 硬件复位电路由IMP811T构成,实现对电压的监控和手动复位操作。IMP811T的复位电平可以使CPU JTAG(nTRST)和板级系统(nRESET)全部复位,RESET反相后得到nRESET信号,如图3.3所示。 图3.3系统的复位电路 3.1.3 晶振电路设计 S3C2410X微处理器的主时钟可以由外部时钟源提供,也可以由外部振荡器提供,采 用哪种方式通过引脚OM[3:2]来进行选择。 ·()M[3:2]=00时,MPLL和UPLL的时钟均选择外部振荡器。 ·()M[3:2l=01时,MPLL的时钟选择外部振荡器,UPLL选择外部时钟源。 ·()Ml 3:2]=10时,MPLL的时钟选择外部时钟源,UPLL选择外部振荡器。 ·OM[3:2]=11时,MPLL和UPLL的时钟均选择外部时钟源。 该系统中选择OM[3:2]均接地的方式,即采用外部振荡器提供系统时钟。外部振荡 器由12MHz晶振和2个15pF的微调电容组成,如图3.4所示。 图3.4 晶振电路原理图 图3.5所示的是S3C2410X应用系统所需的RTC时钟电路图,电路由12MHz晶振和2个15pF的电容组成,振荡电路的输出接到S3C2410X微处理器的XTIpll脚,输入由XTOpll提供。12MHz的晶振频率经S3C24IOX内部PLL电路的倍频后可达203MHz。 图3.5系统时钟的选择 3.2 存储器系统设计 在嵌入式应用系统中,通常使用3种存储器接口电路,即Nor Flash接口、NandFlash接口和SDRAM接口电路。引导程序既可存储在Nor Flash中,也可存储在NandFlash中。而SDRAM中存储的是执行中的程序和产生的数据。存储在Nor Flash中的程序可直接执行,与在SDRAM执行相比速度较慢。存储在NandFlash中的程序,需要复制到RAM中去执行。 3.2.1 8位存储器接口设计 由于ARM微处理器的体系结构支持8位/16位/32位的存储器系统,相应地可以构建8位的存储器系统、16位的存储器系统或32位的存储器系统,在采用8位存储器构成8位/16位/32位酌存储器系统时,除数据总线的连接不同之处,其他的信号线的连接方法基本相同。 1.构建8位的存储器系统 采用8位存储器构成8位的存储器系统如图3.6所示。此时,在初始化程序中还必须通过BWSCON寄存器中的DWn设置为00,选择8位的总线方式。 · 存储器的nOE端接S3C2410X的nOE引脚。 · 存储器的nWE端接S3C2410X的nWE引脚。 · 存储器的nCE端接S3C2410X的nGCSn引脚。 · 存储器的地址总线[A15~A0]与S3C2410X的地址总线[ADDR15~ADDR0]相连。 · 存储器的8位数据总线[DQ7~DQ0]与S3C2410X的数据总线[DATA7~DATA0]相连。 图3.6 8位存储器系统 2.构建16位的存储器系统 采用两片8位存储器芯片以并联方式可构成16位的存储器系统,如图3.7所示,此时,在初始化程序中将BWSCON寄存器中的DWn设置为01,选择16位的总线方式。 · 存储器的nOE端接S3C2410X的nOE引脚。 · 低8位的存储器的nWE端接S3C2410X的nWBE0引脚,高8位的存储器的nWE端接S3C2410X的nWBE1引脚。 · 存储器的nCE端接S3C2410X的nGCS0引脚。 · 存储器的地址总线[A15~A0]与S3C2410X的地址总线[ADDR16~ADDR1]相连。 · 低8位的存储器的8位数据总线[DQ7~DQ0]与S3C2410X的数据总线[DATA7~DATA0]相连,高8位的存储器的8位数据总线[DQ7~DQ0]与S3C2410X的数据总线[DATA15~DATA8]相连。 图3

文档评论(0)

docindoc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档