基于FPGA和DSP高分辨率图像采集系统.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第23卷第1期 数 据 采 集 与 处 理 V01.23No.1 ofData Jan.2008 2008年1月 Journal AcquisitionProcessing 文章编号:1004—9037(2008)01—0117—06 基于FPGA和DSP的高分辨率图像采集系统 李 立 金华标 陈智君 喻方平 (武汉理工大学能源与动力工程学院,武汉,430063) 摘要:介绍了一种高分辨率图像数据采集系统的实现方案。该方案采用了现场可编程门阵列(FPGA)数字信号 处理器(DSP)的体系结构,利用FPGA实现图像数据检测、采集、缓冲、预处理,并协调系统各部分的工作,利用 DSP对图像数据进行JPEG压缩。通过PCI04总线将压缩后的数据上传至主机。该方案中,由FPGA控制的高速 大容量同步动态随机存储器(SDRAM)作为图像数据的帧存,解决了高分辨率图像采集中容量和速度上的问题, SDRAM分时供FPGA和DSP访问的机制提高了数据存取的效率。JPEG压缩方法大大降低了数据传输所需的 048×1 带宽并减少了存储所需的容量。该系统能够对高至2 536的多种分辨率的图像实现数据采集和压缩。 关键词:数据采集;现场可编程门阵列;数字信号处理器;图像压缩 中图分类号:TP274}TP911.73文献标识码:A ResolutionData High ImageAcquisitionSystem BasedonFPGAandDSP LiLi,JinHuabiao,Chen ZhOun,YuFangping (Schoolof andPower of Energy Engineering,WuhanUniversity ofa resolutiondata isintroduced. Abstract:Theimplementation acquisitionsystem high image Themethod anoverallarchitectureofthe thefield adopts digitalsignalprocessor(DSP)and realizes programmablegatearray(FPGA).FPGA functionsof allthe inthe isusedto da- data,and parts system.DSPcompressimage ing image host bus.The ta the method.The dataaretransmittedtothe viaPCI04 by JPEG compressed randomaccess FPGAis capacitysynchronousdynamic memory(SDRAM)controlledby high f

文档评论(0)

wq640326 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档