FPGA内全数字延时锁相环设计.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
摘要 摘要 现场可编程门阵Y SJ(FPGA)的发展已经有二十多年,从最初的1200门发展到了 目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、 消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟 偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟, 减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其 各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面 积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用 性等多方面考虑,我们更愿意采用数字的方法来实现。 环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模 块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体 管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量 模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路, 为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL 和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作 原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路 进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog.XL对 部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真 工具是HSIM。 本设计采用TSMC O.18岬CMOS工艺库建模,设计出的DLL工作频率范围 指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、 摘要 2.5、3、4、5、8、16时钟分频等时钟频率合成功能。 关键词:现场可编程门阵列,锁相环,延时锁定环,频率合成 ¨ ABSTRACT ABSTRACT hasbeen thantwo its increasefrom FPGA more deCades,andlogic developed gates tomillionsevenmore 0 1.2thousandsinitial and than1 is millions.Now,FPGAwidely usedin as electronicsautoelectronics. and fiels,suchcommunication,cosumcr many isnoFPGAthatmadeourselfindomesticmarket.TheFPGA However,there chips by for thatwemust theFPGA isSO IC have with design

文档评论(0)

wq640326 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档