IO扩展模块设计教程.pdfVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4 .3 I/O 扩展模块 4 .3 .1 设计目的及任务 1、设计任务:设计一个基于单片机的 I/O 扩展模块以及相应的外围电路。 2、 功能指标:扩展 I/O 数量大于 16 个,可以通过编程控制输入或者输出方向,电源为+ 5V 供电 3、 设计要求:所设计的 I/O 扩展模块应满足 EDP 实验仪系统设计要求,并能与整个系统有 效结合。 以下是一个以8155 I/O 扩展芯片为例的设计范例及其相应电路的讲解,仅供参考。 4 .3 .2 8155 I/O 扩展芯片的基本工作原理 1 、8155 内部结构 Intel 8155 芯片内包含有 256 个字节 RAM ,2 个 8 位、1 个 6 位的可编程并行 I/O 口和 1 个 14 位定时器/计数器。8155 可直接与 MCS-51 单片机连接不需要增加任何硬件逻辑。由于 8155 既有 RAM 又具有 I/O 口,因而是MCS-51 单片机系统中最常用的外围接口芯片之一, 1 8155 的引脚及内部结构如下图4-3- 1: 图4-3-1: 8155 的引脚及内部结构 8155 共有 40 个引脚,采用双列直插式封装。各引脚功能如下: AD7~AD0 :地址数据总路线。单片机和 8155 之间的地址、数据、命令、状态信息都是通 过它传送的。 CE :片选信号线,低电平有效 RD :存储器读信号线,低电平有效。 WR :存储器写信号线,低电平有效。 LE :地址及片选信号锁存线,高电平有效,其后沿将地址及片选信号锁存到器件中。 IO/M :I/O 接口与存储器选择依赖线,高电平表示选择 I/O 接口,低电平选择存储器。 PA7~PA0 :A 口输入/输出线。 PB7~PB0 :B 口输入/输出线。 PC5~PC0 :C 口输入/输出或控制信号线。用作控制信号线时,其功能如下: PC0 :A INTR (A 口中断信号线)。 PC1 :A BF (A 口缓冲器满信号线)。 PC2 :ASTB (A 口选通线)。 2 PC3 :B INTR (B 口中断信号线)。 PC4 :B BF (B 口缓冲器满信号线)。 PC5 :BSTB (B 口选通线)。 TIMER IN :定时器/计时器输入端。 TIMER OUT:定时器/计数器输出端。 RESET :复位信号线。 VCC :+5V 电源。 VSS :地。 4 .3 .3 设计内容 1、试验仪 8155 模块接口定义 试验 8155 模块接口定义如图 4-3-2 。 VCC VCC VCC VCC SS11 SS22 ZH ZG SS33 SS44 ZF ZE SS55 SS66 ZD ZC D0 D1 8155

文档评论(0)

wq640326 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档