基于FPGA精确时钟同步方法7.pdfVIP

  • 7
  • 0
  • 约1.76万字
  • 约 6页
  • 2017-08-31 发布于安徽
  • 举报
浙江 大 学 学 报(工学版) Vol41N010 第41卷第10期 Science Journalof University(Engineering Oct2007 2007年10月 Zhejiang 基于FPGA的精确时钟同步方法 黄文君1,遇彬2 (1.浙江大学工业控制技术国家重点实验室.浙江杭州310027.2浙江大学先进控制研究所,浙江杭州310027) 摘要:为实现分布式系统高精度同步数据采集和控制的实时性要求,提出了一种基于工业以太同的分布式控制 系统时钟硬件同步方法.基于高速数字逻辑硬件方法解析IEEEl588时间同步协泌.采用硬件描述语言(VHDL)和 现场可编程逻辑门阵列(FPGA)设计时间戳截获、晶振频率补偿、时钟同步算法等模块,为嵌入式实时控制系统构 架高精度的硬件时钟同步方案,该方法解决了传统的基于嵌人式软件的时钟同步方案中时间戳不稳定

文档评论(0)

1亿VIP精品文档

相关文档