- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.1 ARM简介 ARM公司简介 ARM的业务模型 2.1 ARM简介 ARM公司简介 2.1 ARM简介 RISC结构特性 2.1 ARM简介 ARM体系结构 2.1 ARM简介 常用ARM处理器系列 ARM内核分类与系列 2.1 ARM简介-分类 2.1 ARM简介 ARM Cortex系列简介 2.1 ARM简介 CortexTM-M3处理器简介(针对低端市场) 2.1 ARM简介 CortexTM-A8处理器简介 2.1 ARM简介 ARM9系列简介 2.1 ARM简介 ARM10E系列简介 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.2 ARM7TDMI 简介 命名的含义 2.2 ARM7TDMI 存储器的字与半字 2.2 ARM7TDMI 存储器的存储方式 2.2 ARM7TDMI 三级流水线 2.2 ARM7TDMI 三级流水线结构的指令执行顺序 2.2 ARM7TDMI 思考题 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.3 ARM模块框图 2.3 ARM内核框图 2.3 ARM功能框图 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.4 ARM处理器状态 处理器状态 2.4 ARM处理器状态 状态切换的一个例子 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.6 ARM内部寄存器 简介 2.6 ARM内部寄存器 在Thumb状态各模式下实际访问的寄存器 状态切换过程 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.7 当前程序状态寄存器(CPSR) 2.7 当前程序状态寄存器(CPSR) 2.7 当前程序状态寄存器(CPSR) 2.7 当前程序状态寄存器 2.7 当前程序状态寄存器 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 2.8 ARM体系的异常 ARM7体系结构 1.ARM简介 2.ARM7TDMI 3.ARM的模块、内核和功能框图 4.ARM处理器状态 5.ARM处理器模式 2.9 ARM体系的存储系统 2.9 ARM体系的存储系统 2.9 ARM体系的存储系统 2.9 ARM体系的存储系统 2.9 ARM体系的存储系统 从R13_irq中获取IRQ中断异常模式的栈顶指针。 1 退出IRQ异常模式 R0~R12 R13_usr R14_usr R15 CPSR - R13_irq R14_irq SPSR_irq IRQ模式 USR模式 恢复CPSR 2 R14减4后为返回地址 3 ISR代码将寄存器出栈 1 将SPSR_irq中的内容复制到CPSR。 2 由于流水线的特性,将R14_irq指向的地址减去一个偏移量后存入R15(PC),实现指令为: SUBS PC,R14_irq,#4 3 中断服务程序执行完毕后,系统将通过以下几步软件操作返回用户模式: 快速中断请求异常 快速中断请求(FIQ)适用于对一个突发事件的快速响应,这得益于在ARM状态中,快中断模式有8个专用的寄存器可用来满足寄存器保护的需要(这可以加速上下文切换的速度)。 不管异常入口是来自ARM状态还是Thumb状态,FIQ
文档评论(0)