- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电路基础与集成电子技术 哈尔滨工业大学 电子学教研室编 蔡惟铮 主 编 齐明 于泳 副主编 2010年03月 第3篇 数字电子技术 第11章 逻辑代数基础 第12章 集成逻辑门电路 第13章 组合逻辑电路 第14章 触发器和时序逻辑电路 第15章 数模与模数转换器 第16章 半导体存储器与 可编程逻辑器件 第12章 集成逻辑门电路 内容提要:本章介绍各种系列的集成门电路, 主要有TTL和MOS两大类型。逻辑门是数字 电路的基础,重点讨论门电路的工作原理、特 性曲线和参数指标,对常用的标准TTL和标准 MOS门做了比较详细的讨论,并与低功耗肖 特基TTL和高速CMOS门作了比较。 12.1 基本逻辑门和组合逻辑门 12.2 集成TTL门和CMOS门 12.3 逻辑门的特性曲线和参数 第12章 集成逻辑门电路 12.1 基本逻辑门和组合逻辑门 12.1.1 基本逻辑门 12.1.2 组合逻辑门 逻辑电路通常分为组合逻辑电路和时序逻辑电路两大类。组合逻辑电路的定义是,有一个逻辑电路,在某一时刻,它的输出仅仅由该时刻的输入所决定。 组合逻辑电路的框图如图12.0.1所示,每一个输出都是一个组合逻辑函数。 图12.0.1 组合数字电路框图 …… 本章中要讨论四个问题, 构成组合逻辑电路基本单元的 集成逻辑门电路,各类通用组合逻辑电路,组合逻辑电路的分析,组合逻辑电路的设计。 在数字系统中,大量地运用着执行基本逻辑操作的电路。这些基本的逻辑操作是“与”(AND)、“或”(OR)、“非”(NOT)。这些电路称为基本逻辑电路或门电路。 也就是上一章讨论的逻辑运算,加以实现的电路,与运算用与门电路实现,与非门运算用与非门电路实现,等等。 门电路的输入信号用信号的有无、电平(Level)的高低来表示的。经过逻辑运算后的输出信号也是如此。 本节主要讨论集成逻辑门电路。集成门电路主要有TTL和MOS两大类型。重点讨论门电路的工作原理、特性曲线和参数指标,对常用的逻辑门国标系列作了讨论和比较。 与门电路如图所示 ,该电路属于二极管与门电路。它由若干个二极管和一个电阻构成。二极管的负极是与门的输入端,二极管的正极连在一起,与电阻R相连接,同时也是输出端F。 与门的输入端的数目可多可少,最少2个,最多受制造工艺的限制。 与门的逻辑符号见图右侧,A、B、C是输入端,F为输出端。是AND的特定标记。 12.1.1 基本逻辑门 1.与门电路结构 12.1.1.1 与门电路 (a) 二极管与门电路图 (b) 国标与门逻辑符号 图12.1.1 二极管与门 2. 与门的逻辑功能和真值表 按正逻辑的规定分析 与门电路。很容易看出,只要输入变量A、B、C中有一个是低电平,例如0.3V,电源VCC就要通过R向该路二极管提供电流,同时将F点电位 钳制在0.3V+0.7V上(硅PN结压降以0.7V计)。只有当UA=UB=UC=UIH= 3.5V,即均为高电平时,各路二极管截止,VCC通过R送往输出端,F点为高电平。 上述关系可归纳为有“0”出“0”,全“1”出“1”。在正逻辑系统中这种输入输出之间的逻辑关系称为“与”逻辑。即全部输入都是高电平“1”输入时,输出为“1”。 与门的逻辑关系可以用一种表格来描述。因为有三个输入端,每个输入端有“0”、“1”两种状态,所以可能有8种(=23)输入组合情况。可将各种组合情况及其对应的与门输出F一起列于表中,并称此表为真值表。 这个表和与逻辑运算的真值表其实是一样的。由真值表可明显看出,只有当A与B与C所有输入端都是高电平时,输出才是高电平(对应真值表中第八种情况),与门的逻辑表达式如下 F=A·B·C=ABC 3. 与门电路的使能端 与门的任意一个输入端都可作为使能(Enable)端使用。使能端有时也称允许输入端或禁止端。具有使能端的与门逻辑符号见下图(a)。例如,以C为使能端,A、B为信号端,则当C=EN=0时,F=0,即与门被封锁,信号A和B无法通过与门。只有当C=EN=1(封锁条件去除)时,F=A·B,与门的输出才反映输入信号A与B的逻辑关系。 (a)高电平使能 (b)低电平使能 上图中图(a)是高电平使能,即使
文档评论(0)