单片机数字频率计设计.docVIP

  • 5
  • 0
  • 约7.25千字
  • 约 13页
  • 2017-08-31 发布于安徽
  • 举报
数字频率计设计 一、实验目的????????????????????????????????????????????????????????????????????? 1.熟悉CPLD的开发软件的基本使用。 2.理解频率计的测量原理。 3.掌握CPLD逻辑电路设计方法。 4.掌握虚拟数字频率计的软件设计。 二、实验任务和内容 1. 在CPLD中设计一个数字频率计电路,设计要求为: 测量范围:1Hz~1MHz, 分辨率10-4, 数码管动态扫描显示电路的CPLD下载与实现。 2.使用LabVIEW进行虚拟频率计的软件设计。要求设计软件界面,闸门时间为4档,1s,100ms,10ms,1ms,频率数字显示。 3.使用设计虚拟逻辑分析仪软件和CPLD电路,进行软硬件调试和测试 三、实验器材 1. SJ-8002B电子测量实验箱? 1台 2.计算机(具有运行windows2000和图形化控件的能力)? 1台 3.函数发生器? 1台 4.SJ-7002 CPLD实验板 1块 5.短接线若干 四、实验原理 4.1.测频原理 ??? 所谓“频率”,就是周期性信号在单位时间变化的次数。电子计数器是严格按照f=N/T的定义进行测频,其对应的测频原理方框图和工作时间波形如图1 所示。从图中可以看出测量过程:输入待测信号经过脉冲形成电路形成计数的窄脉冲,时基信号发生器产生计数闸

文档评论(0)

1亿VIP精品文档

相关文档