- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VHDL的波形发生器的设计与仿真
王会萍 ( 安庆师范学院物理与电气工程学院 安徽 安庆 246011)
指导教师:张杰
摘要:直接数字频率合成(DDS)是七十年代初提出的一种新的频率合成技术,满足现代电子系统的求,因而得到了迅速的发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提供了一种全新的设计模式。DDS和 FPGA技术,提出多种波形信号发生器设计解决方案。文章首先根据各种波形产生的基本原理,建立其数学模型,给出了ALTERA公司DDS和 FPGA进行多种波形信号发生器的设计,其具有设计简单,修改灵活,输出波形信号稳定等优点。
关键词:波形发生器,DDS,现场可编程门阵列,单片机。
1 引言
20世纪90年代,国际上电子和计算机技术较先进的国家,一直在积极探索新的电子电路设计方法。电子设计自动化(EDA)工具给电子设计带来了巨大的变革,特别是可编程逻辑器件和硬件描述语言的出现和发展,解决了用传统的方法设计较大系统工程时的诸多不便,成为电子电路设计人员最得力的助手。随着计算机和EDA技术的发展,基于FPGA的电子设计则是目前发展较为迅速的一个领域,而且广泛应用于计算机、通信等各个领域。因此,本文主要利用VHDL,设计制作一个多功能波形发生器。
本文共分5大部分,第1部分介绍波形发生器的研究现状、研究波形发生器的目的和意义以及研究的主要内容,并且就研究现状指出了其中存在的问题直接频率合成(DDS)技术因有突出的特点,如输出波形灵活且相位连续(这是其最大优势)、频率稳定度高、输出频率分辨率高、频率转换速度快、输出相位噪声低、集成度高、功耗低、体积小等,使其在频率合成源技术中被广泛应用,但DDS合成频率比较低且输出频谱杂散较大,又限制了其应用。将介绍直接频率合成(DDS)的一些基础知识及常见问答
图1
3 DDS的基本原理与性能分析
3.1 DDS的基本原理
DDS全称Direct Digital Synthesizer(直接数字合成),是从相位出发,直接采用数字技术产生波形的一种频率合成技术。(1)
由于分频器的分频系数m只能是整数,因此实际分频系数m1,并不等于需要的分频器分频系数m,他们有如下关系:
m1=int(m)≤m (2)
因此,为了得到准确的目标频率fd,我们希望分频器的输入频率不是基准频率源fo,而是另外的一个频率f1=fd×m1.这样我们通过分频系数为m1的分频器就可以得到准确的目标频率fd。由于m1≤m,也就是f1≤fo。假设fo和f11的差值为d=fo-f1,因此只要在基准频率fo上减去d,然后送入分频系数为m1的分频器,就可以得到我们需要的目标频率了。
通过上述分析可知,频率数字直接合成技术和常规数字分频技术的区别是:分频器输入的频率不是基准频率fo,而是经过修正的f1。正是这个f1,使我们有可能得到准确的目标频率fd因此如何得到f1是实现数字直接分频技术的关键。
在计算分频器的分频系数时,一般采用的公式如下:
Fo÷fd=m+S (3)
式中S是fo/fd的余数。根据上述公式,得出DDS的原理框图(如图2)如下
图2 DDS的原理框图
上图就是DDS的原理框图。需要注意的是,在实际应用中,应该把减去的S个脉冲均匀的分布在单位时间上,否则最后得到的fd可能有较大的相位抖动如果对fo信号,在单位时间内,每C=int(fo÷S)个脉冲减去一个脉冲,就可以使输出频率fd的相位抖动最小。
3.2 DDS的特点
DDS具有相对带宽很宽,频率转换时间极短(可小于20ns),频率分辨率可以做到很高。当DDS的频率分辨率在相位累加器的位数N足够大时,理论上是可以获得相应的分辨精度,这是传统方法难以实现的。但由于DDS中不需要行为反馈控制,不仅频率建立及频率切换快,而且与频率分辨率、频谱纯度相互独立,这一点明显的优于PPL。
DDS的失真度除受D/A转换器本身的噪声影响外与离散点数N和D/A字长有着密切关系,设q为均匀量化间隔,则其近似数学关系为
(4)
按上式计算,当取样点数为1024点时,失真度约为0.26% 。在最高输出频率点数为32点,量化级数为256时,失真度约为5.676%,已经足够小了,可以满足系统的要求。
4 系统设计方案
4.1 硬件设计方案及选型
显示模块若采用LED数码管方式。虽此方法所占端口资源少,且数码管易于控制,成本低,但显示不够直观,不能随意显
您可能关注的文档
最近下载
- 售后服务体系、流程及售后保障措施.docx VIP
- 北师版初中心理健康七年级全一册第一课翻开新的一页开启新学期课.pptx VIP
- 注塑生产排程月计划(ASDJS)自动排程.xls VIP
- QCT484-1999 汽车油漆涂层.pdf VIP
- 《影视后期合成》教案全套项目1--11 初识After Effects--渲染输出.docx VIP
- SAP物料分类账操作详解(S4系统).doc VIP
- 人教版小学数学四年级上册第六单元《用五入法试商的除法》PPT课件.pptx VIP
- 云南硅pu篮球场施工方案.docx VIP
- 学生牛奶糕点配送项目供货保障措施方案.docx VIP
- 课件中国现代文学史下.pptx VIP
文档评论(0)