FPGA_ASIC-基于FPGA载波调制系统.pdfVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子发烧友 电子技术论坛 基于 FPGA 的载波调制系统 作者:南京某部队 CDMA 业务中心 伍云 张皓 郑翔 来源:今日电子 摘要:本文将介绍线路调制的 FPGA 实现,包括:线路调制单元数字化实现的总体设计, CIC 和 FIR 滤波器的 FPGA 实现以及载波发生器单元的设计。 关键词:载波调制系统,FPGA,CIC,FIR 滤波器 电力线载波(PLC)通信作为电力系统特有的通信方式,广泛用于电力系统的调度通信、 生产指挥、行政业务通信以及其他各种信息的传输。随着数字通信技术的发展,采用电 力线上网、进行多媒体通信也具有宽阔的前景,电力线载波通信已经成为当今研究热点 之一。 线路调制单元是电力线载波机中关键部件之一。为了提高频带的利用率,线路调制一般 采用单边带调制方式。使用数字化处理方法来实现线路的单边带调制,能够克服模拟电 路的诸多缺陷。线路调制需要完成正交变换、滤波和频谱搬移等处理,运算量与采样率 直接相关。高采样率导致了高的运算量,低成本 DSP 芯片无法满足运算需求。FPGA 可用 于实现 DSP 运算处理单元,达到实时完成数字信号处理功能的目的,它为线路调制单元 的数字化实现提供了一条性价比较高的途径。本文将介绍线路调制的 FPGA 实现,包括: 线路调制单元数字化实现的总体设计,CIC 和 FIR 滤波器的 FPGA 实现以及载波发生器单 元的设计。 线路调制解调实现方案 电子发烧友 电子技术论坛 电力线载波通信标准要求的信号频率为 40~500kHz,频带宽度为 4kHz。根据奈奎斯特 定理,采样频率不能小于 1MHz。采用数字化处理方式实现调制就是将信号的频谱搬移过 程转化为数字域的数值计算过程。单边带信号可以表示为 x(n)cos(wn)±x^(n)sin(wn), 式中 x(n)为基带信号,x^(n)为基带信号的正交信号,w 为载波频率。由该式可知,完 成单边带调制需要信号的正交变换、载波信号的产生、信号与载波的乘加等数值运算。 希尔伯特变换是一种便于采用 FPGA实现的正交变换方法,它可由系数具有奇对称特性 的 FIR 滤波器实现。 基带信号的频率较低,相应应以较低的采样率采样,而调制信号的频率较高,应以较高 的采样率采样。因此在调制过程中必须进行采样率的提升,内插技术可以实现采样率的 变换。调制单元调制部分的数字化实现的逻辑结构如图 1 所示。 由图 1 可见,调制单元由正交变换、内插和调制三部分组成。完成正交变换的 Hilbert 滤波器为系数奇对称的 FIR 滤波器,延迟保持了正交信号与原始信号的时间同步。载波 发生器,乘法器和加法器完成单边带调制。载波发生器由查表法实现,地址为 13 位, 字长为 16 位,可以产生所需要的各种载波频率。内插完成采样率的提升,再用低通滤 波器滤除无用频率分量。在设计中,通过内插将信号采样率由 8kS/s 提升至 8.192MS/s, 电子发烧友 电子技术论坛 内插率 I=1024。分两级完成:第一级内插率 I=8,该级内插采用 128 阶系数偶对称 FIR 滤波器滤波。第二级内插率 I=128,该级内插采用 3 级级联的 CIC(积分梳状)滤波器。 由上述方案可见,合理设计 FIR、CIC 滤波器和载波发生器电路是线路调制单元数字化 实现的关键,线路调制单元和其他的组件进行数据交换,控制和接口电路在此不作一一 赘述。 滤波器的 FPGA 设计 线路调制解调需要用到 FIR 和 CIC两种滤波器,这两种滤波器的共同特点是,具有线性 相位,非常适合应用需求。但这两种滤波器对 FPGA 资源耗费较大,因此必须采用合理 的结构减少 FPGA 资源的开销。 1 CIC 滤波器的设计 设计 CIC 滤波器时,首先要考虑滤波器的增益,防止溢出。内插均选用三级级联的 CIC 滤波器,传递函数为 H(z)=((1-z-128)/(1-z-1))3。由传递函数可以求出滤波器的增 益为 1283,增加的字长为 log2(128)3=21 位,输入信号宽度为 13 位,实现时必须预留 21+13=34位防止溢出。将内插器与滤波器结合起来并对其实现如图 2 所示。 图 2 cic 内插 电子发烧

文档评论(0)

bhyq + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档