级联式SVG链节单元测试系统的研制.pdf

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
优秀硕士毕业论文,完美PDF格式,可在线免费浏览全文和下载,支持复制编辑,可为大学生本专业本院系本科专科大专和研究生学士硕士相关类学生提供毕业论文范文范例指导,也可为要代写发表职称论文的提供参考!!

中文摘要 中文摘要 摘要:近年来,伴随着供电质量的要求和电力电子器件的发展,级联式SVG(静 止无功发生器)由于具有低开关频率、高压大功率输出、低成本、低谐波污染的 装置”为项目背景,应生产和调试的需要,开发一套应用于级联式SVG装置核心 部件——链节单元性能检测的测试系统。 测试系统的测试对象是链节单元模块。文中首先对链节单元的结构组成和工 作原理进行了详细地研究,根据链节单元性能指标和测试试验的要求,制定出测 试系统的总体设计,经过多个方案的对比论证,最后确定测试系统方案为上位机 主处理器删和协处理器CPLD双核控制的控制板。 本文分硬件和软件两部分详细叙述了级联式SVG链节单元测试系统的研制过 程。硬件设计部分有AI泓单片机STM32的最小系统设计、CPLDEPMl270外围 电路设计、RS232通讯接口电路设计、光纤收发器接口电路设计等。软件设计部 分有上位机嵌入式MCGS组态软件设计和下位机ARM和CPLD程序设计。其中, 上位机与下位机之间采用基于Modbus通信协议的串行通讯,测试系统与被测系统 之间采用异步串行通讯。 另外,本文还对测试系统进行了试验,包括测试系统性能测试试验和链节单 元试验。系统性能测试用以验证测试系统的测试精度和工作稳定性,链节单元试 验是用以验证测试系统的适用性。通过试验测试,证明了本文研制的链节单元测 试系统不仅满足链节测试要求,而且工作稳定可靠。 关键词:级联式SVG;链节单元;测试系统;删;CPLD;MCGS 分类号:TM761 ABSⅡ乙~CT ABSTRACT ABSTRACT:Wimme a芏1dt11e quali够ofpower supplyrequhmems development of elech.omc power SVGhas a deVices,cascadedH-bridge got wide of range iIlrecent caScaded SVG applications as years.The H.bridgeh嬲mallyadvantages,such low a11d h锄011ic s诚tch舶quencylli曲power so output,lowcost,low pollution,aIld on.111isⅡlesistakestlle offl35kV/15Mvarcascade project SVGdevice”in H-bridge CllinaPower ScienceResearch InstituteaStl:le ordertomeetme backgrouIld.In needs of a11d

文档评论(0)

cxmckate + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档