- 53
- 0
- 约2.48万字
- 约 55页
- 2017-08-29 发布于河北
- 举报
ANSYS_CCT信号通道检查工具 教材.pdf
ANSYS CCT
信号通道检查工具
侯明刚
1 © 2011 ANSYS, Inc. May 16, 2013 Minggang.hou@
目标
Intel在2012年DesignCon大会上发布了通道检查工具 (CCT )
和相关算法文章,文章标题是“Time-domain Electrical Design
Checker for Print Circuit Board Design Layout”
为了让ANSYS用户能够更容易的在ANSYS仿真软件中使用此
算法,特开发了ANSYS CCT信号通道检查工具
在ANSYS CCT信号通道检查工具中,用户可以输入S参数和
SPICE模型对信号通道进行仿真检查,无需复杂设置
仿真结果包括:接收端信号SIG、码间干扰 (ISI)、串扰
(XTK )、伪随机眼图 (P_EYE)、信噪比 (SNR )
用户可以通过结果数据检查信号幅度、串扰大小等。。。
2 © 2011 ANSYS, Inc. May 16, 2013
ANSYS CCT信号通道检查工具使用VBS开发
3 © 2011 ANSYS, Inc. May 16, 2013
仿真流程
自动在ANSYS
Designer中创建
仿真电路原理
自动在ANSYS
Designer中显示出
仿真波形
也可自动创建出
仿真结果数据表
4 © 2011 ANSYS, Inc. May 16, 2013
CCT背景
5 © 2011 ANSYS, Inc. May 16, 2013
DesignCon 2012 Intel
“Time-domain Electrical Design Checker for Print Circuit Board Design Layout”
6 © 2011 ANSYS, Inc. May 16, 2013
为何需要CCT?
为何需要CCT? (Channel Check tool )
● 平台设计指引 (Platform Design Guide)一致性设计
平台设计指引 (PDG)是一种理想情况
不可能有百分百满足PDG要求的真实设计
● 无指引 (out of Guideline )设计
无PDG
如果客户只有很少的设计指引,很难进行版图检查
如果完全没有设计指引,版图检查将无的放矢
所有设计者都会提出的问题
如果不遵守PDG中某条设计指引会怎么样?
如果比设计指引要求只多100mil长,还能正常工作吗?
需要关注设计中所有超出指引要求的地方吗?
… 等等.
问题: 无规则约束,因为无设计指引 (OOG)
解决方案:
检查电路性能
7 © 2011 ANSYS, Inc. May 16, 2
原创力文档

文档评论(0)