- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
二、 通用数据选择器集成电路 输入数 TTL CMOS(数字) CMOS(模拟) ECL 16 74150 4515 4067 2×8 74451 4096 8 74151 4512 4051 10164 4×4 74453 2×4 74153 4539 4052 10174 8×2 74604 4×2 74157 4519 4066 10159 常用MUX集成电路 以双四选一MUX74153和八选一MUX74151说明之. 1、双四选一MUX74153 EN 0 1 2 3 0 1 } G 0 3 MUX A0 A1 1ST 1D0 1D1 1D2 1D3 2D0 2D1 2D2 2D3 2ST 1Y 2Y 74153 Y=( A1A0D0+ A1A0D1 + A1A0D2+ A1A0D3)ST 公共控制框 两个相同的单元框 每个单元: 其中ST为低电平有效, 用EN说明它的使能作用, 由于这个EN后面无数字 所以对本单元全部输入 端0~3均起作用。 0 1 2 3 4 5 6 7 0 1 2 G 0 7 MUX A0 A1 D0 D1 D2 D3 D4 D5 D6 D7 Y Y 74151 A2 EN ST Y=(ΣmiDi)ST i=0 7 2、八选一MUX74151 数据的反码Y的输出 3、利用选通控制端实现通道扩展的例子: EN 0 1 2 3 0 1 } G 0 3 MUX A0 A1 1ST D0 D1 D2 D3 D4 D5 D6 D7 2ST 1Y 2Y 74153 1 A2 ≥1 Y A2=0 时,由 A1A0选择1Di A2=1时,由 A1A0选择2Di 三、数据选择器的应用 1、 用数据选择器实现组合逻辑函数 基本思想: 由数据选择器的一般表达式 Y=ΣmiDi 可知,利用地址变量产生所有最小项,通过数据输入信号 Di的不同取值,来选取组成逻辑函数的所需最小项. 假设要实现的逻辑函数的输入变量数为L,实际选用的 数据选择器的地址输入端数为k (1)、Lk时的设计方法 例 试用八选一数据选择器74151实现逻辑函数 F(A, B, C)=Σm(1, 2, 4, 7) 解: 待实现的函数为: F(A, B, C)=Σm(1, 2, 4, 7) =ABC+ABC+ABC+ABC 74151的输出表达式为: Y=(A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3 + A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7)ST F(A, B, C)=Σm(1, 2, 4, 7) =ABC+ABC+ABC+ABC Y=(A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3 + A2A1A0D4+A2A1A0D5+A2A1A0D6+A2A1A0D7)ST 比较两式: 令: ST=0 A2=A ; A1=B ; A0=C D0=D3=D5=D6=0 D1=D2=D4=D7=1 要使Y=F Y=F 0 C A B 0 1 1 0 1 0 0 1 0 1 2 3 4 5 6 7 0 1 2 G 0 7 MUX 74151 EN 电路图为: Y=ABCD0+ABCD1+ABCD2+ABCD3 + ABCD4+ABCD5+ABCD6 +ABCD7 =ABC+ABC+ABC+ABC 注意:①用MUX实现逻辑函数时,MUX必须被选通, 即ST=0 ②变量和地址端之间的连接必须正确。 (2)、Lk 时的设计方法 代数法和几何法 例:试用四选一MUX实现逻辑函数 F=ABC+ABC+ABC+ABC 解:当MUX被选通时,其输出逻辑表达式为: Y= (A1A0)D0+ (A1A0)D1+ (A1A0)D2+ (A1A0)D3 比较两式,令 A1=A;A0=B; D0=1,D1=0,D2=C
文档评论(0)