Xilinx DSP Primer 目录.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Xilinx DSP Primer 目 录 1 绪论 2 1.1 软件要求 2 1.2 例子文件和目录 2 1.3 鼠标点击的快捷方式 3 2 设计流程的顶层设计 3 2.2 运行System Generator的仿真 4 3 简单算法 13 3.1 什么硬件开销饱和 15 3.2 复数的算法 11 4 Xilinx ISE工具设计 19 4.1 建立延时线 30 4.2 算法组件 32 5 FIR滤波器 33 5.1 字长的增长 33 6 通过乘法器模块合成FIR数字滤波器 38 6.1 乘法器模块的内部结构 38 7 自适应滤波器 41 8 低通级联积分梳状(CIC)滤波器 43 8.1 CIC滤波器 44 9 直接型数字下变频器 46 9.1 用DSP实现下变频器 46 9.2 用来做下变频器的CIC 48 10 数控振荡器 49 10.1 查找表技术 49 10.2 用IIR滤波器生成正弦波 50 11 CORDIC——向量大小计算 55 11.1 黄金参考设计 55 11.2 定点CORDIC设计 56 11.3 建立一个定点CORDIC系统 61 11.4 在QR阵列中使用CORDIC 61 12 定点Sigma-Delta 63 13 定点带限:RRC滤波器 64 14 作为ASIC的FPGA——数字下变频器 67 1 绪论 这本关于DSP的基础手册目的在于:让读者通过使用一系列的工具熟悉掌握从 DSP 算法概念到使用 FPGA 实现算法的整体流程读者学习完本应具备如下能力能够实现从 Simulink System Generator 到 Xilinx ISE 工具的设计使用 Xilinx ISE 工具对设计进行合成和布局布线使用 Xilinx FPGA 编辑器检查片上硬件实现掌握硬件在环仿真技术掌握应用 XUP Virtex 2 Pro板运行 DSP 算法1. MatLab Release 14, Simulink 6 2. Xilinx System Generator v7.1 3. Xilinx ISE Tools v7.1 + ServicePack 3 + IP update; 4. Xilinx Chipscope v7.1 如果没有以上软件,请联系相关销售商安装软件和许可。 我们使用 Xilinx ISE 工具合成和 HDL 仿真,也可以使用其他合成例如 Leonardo 或 Synplicity 来实现:\Xilinx_DSP_Primer 我们将用XILINX的标志 作为快捷方式指定地址:C:\Xilinx_DSP_Primer 你要注意到所有顶层Simulink模型(带.mdl后缀)经常存在于相同名字的地址中,例如:Simulink模型shortfilter.mdl可以在下面的地址中找到: \shortfilter\shortfilter.mdl 或者 C:\Xilinx_DSP_Primer\shortfilter\shortfilter.mdl 将 Xilinx ISE 任务文件时,不同的 ISE 任务文件将不发生混淆现象,如 ISE 工具作用于同 一目录下 2 个 .mdl文件,混淆现象将会产生。 1.3 鼠标点击的快捷方式 本手册中点击鼠标的快捷方式如下表所示: 单击鼠标左键 单击鼠标右键 双击鼠标左键 双击鼠标右键 按住鼠标左键 按住鼠标右键 图 1.1 手册中鼠标点击的快捷方式 2 设计流程的顶层设计 本节我们利用整体设计流程中的一些简单设计从仿真到可用 FPGA实现对Xilinx Virtex2 XC2V40,进单DSP实现 FPGA 实现 DSP ( 本书的后 面我们将使用更大的 XC2VP30 元器件。 ) 该 Xilinx 的其他器件比较: 2.2 运行System Generator的仿真 在本节我们打开 MatLab 和 Simulink,对于不熟悉 Simulink 的读者,可对着屏幕简要一下本章节包括一系列操作。一旦完成每一个操作,DSP到FPGA的设计便。执行操作到本节的末尾时,读者将能够掌握设计流程的关键点。 MATLAB打开后你将会看到下图的工作区(或许有些许变化): 图 2.1 MATLAB 窗口 对MATLAB的熟练掌握无疑是对本课程的学习很有帮助的,然而为了着重在DSP到FPGA的关键知识上取得进展,本手册只介绍必须的MATLAB知识。 第二节:设置工作目录 本手册已经将准备好的例子文件安装在目录c:\Xilinx_DSP_Primer中。为了方便打开文件,将此目录设定为工作目录。在MATLAB里的文件夹中按如下输入: 第三节:开始仿真 通过选择上图工具栏中的仿真图标进入仿

文档评论(0)

1234554321 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档