集成芯片的应用.pptVIP

  • 16
  • 0
  • 约8.64千字
  • 约 72页
  • 2017-08-25 发布于河南
  • 举报
1、二进制优先编码器74LS148: 四位二进制优先编码器: 74LS148的扩展: 五位二进制优先编码器: 五位二进制优先编码器输入端子: 五位二进制优先编码器的逻辑关系: 五位二进制优先编码器输出端子: 五位二进制优先编码器的逻辑关系: 五位二进制优先编码器输出端子: 五位二进制优先编码器的逻辑关系: 五位二进制优先编码器输出端子: 2、十进制优先编码器74LS147: 74LS147的扩展: 例题1: 真值表: 用74LS147实现: 逻辑电路: 化简: 逻辑电路: 逻辑关系: 逻辑电路: 例题2: 用74LS147实现: 用74LS147实现: 用74LS148实现: 用74LS148实现: 3、二进制译码器74LS138: 四位二进制译码器: 74LS138的扩展: 74LS138的扩展: 五位二进制译码器: 逻辑电路: 逻辑电路: 显示译码器7448: 例题3: 真值表: 真值表: 逻辑关系: 逻辑电路: 例题4: 真值表: 真值表: 逻辑关系: 逻辑电路: 4、超前进位的加法器74LS283: 八位加法器: 例题5: 分析: 逻辑电路: 5、双四选一数据选择器74LS153: 八选一数据选择器: 十六选一数据选择器 例题5: 真值表: 逻辑电路: 逻辑电路: 例题4: 真值表: 真值表: 逻辑关系: 用74LS138实现: 用74LS153实现: 6、四位数值比较器CC14585: CC14585的逻辑电路: 两个四位数值比较时,低位进位端的处理: 7、双向移位寄存器74LS194: 74LS194的扩展: 8、二进制加法器74LS161 单时钟同步十六进制加/减计数器——74LS191: 双时钟同步十六进制加/减计数器——74LS193: 9、同步十进制加法计数器——74LS160 10、异步加法计数器74LS290: A3 A2 Y(AB) A1 A0 B3 CC14585 B2 Y(A=B) B1 B0 I(AB) Y(AB) I(A=B) I(AB) 1 0 1 YAB YA=B YAB 1 1 1 A3 B3 A2 B2 A1 B1 A0 B0 I(AB) I(A=B) I(AB) 1 1 1 1 1 1 1 1 1 1 1 1 1 1、I(AB)=0、 I(AB)=1,使Y(AB)的与非门输入为1,不影响其输出; 2、I(A=B)=1、I(A=B)=0,使Y(A=B)的或非门输入为0,不影响其输出; 3、I(AB)=1、I(AB)=0,使Y(AB)的或非门输入为0,不影响其输出。 138(1) 138(2) 138(1) 138(2) 译码的138 0 0 0 0 0 … 0 0 1 1 1 0 1 0 0 0 … 0 1 1 1 1 1 0 0 0 0 … 1 0 1 1 1 1 1 0 0 0 … 1 1 1 1 1 A4 A3 A2 A1 A0 输入 A4=0和A3=0时74LS138(1)译码;A4=0和A3=1时74LS138(2)译码;A4=1和A3=0时74LS138(3)译码,A4=1和A3=1时74LS138(4)译码。 A3 A4 (1) (4) (3) (2) A0 A1 A2 A3 A4 (1) (4) (3) (2) A4=0和A3=0时74LS138(1)译码;A4=0和A3=1时74LS138(2)译码;A4=1和A3=0时74LS138(3)译码,A4=1和A3=1时74LS138(4)译码。 分析: 三个开关为A、B、C:开为1,关为0; 灯为Y:亮为1,灭为0。 设计一个用三个开关控制一个灯的逻辑电路,每个开关改变状态时,灯都要由亮变灭,或由灭变亮。 2 6 4 5 7 3 1 0 序号 0 1 1 1 1 0 0 0 A 0 0 1 1 1 1 0 1 1 1 1 0 1 0 0 0 B 1 0 1 0 0 1 0 0 Y C 2 6 4 5 7 3 1 0 序号 0 1 1 1 1 0 0 0 A 0 0 1 1 1 1 0 1 1 1 1 0 1 0 0 0 B 1 0 1 0 0

文档评论(0)

1亿VIP精品文档

相关文档