第一章 EDA技术概述.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术 电气工程学院 联系地点:电气学院408 电话 E-mail: weishange@126.com EDA技术的相关网址: 第一章 EDA技术概况 1.1 EDA技术及其发展 1.什么是EDA? Electronic Design Automation __电子设计自动化 EDA的基本概念 EDA技术,是一种以计算机为基本工作平台,利用计算机图形学、拓扑逻辑学、计算数学以及人工智能学等多种计算机应用学科的最新成果而开发出来的一整套软件工具,是一种帮助电子设计工程师从事电子元件产品和系统设计的综合技术。 EDA技术发展的三个阶段: 1)早期电子CAD阶段 20世纪80年代,属EDA技术发展初期。利用计算机、二维图形编辑与分析的CAD工具,完成布图布线等高度重复性的繁杂工作。 典型设计软件如Protel、Tango等布线软件。 EDA技术发展的三个阶段: 2)计算机辅助工程设计CAE阶段 20世纪80年代末,出现了低密度的可编程逻辑器件(PAL_Programmable Array Logic 和GAL_Generic Array Logic),相应的EDA开发工具主要解决电路设计没有完成之前的功能检测等问题。 EDA技术发展的三个阶段: 3)电子设计自动化(EDA)阶段 20世纪90年代中,可编程逻辑器件迅速发展,出现功能强大的全线EDA工具。具有较强抽象描述能力的硬件描述语言(VHDL、Verilog HDL)、高性能综合工具的使用,使过去单功能电子产品开发转向系统级电子产品开发(即SOC_ System On a Chip:单片系统、或片上系统集成)。 开始实现“概念驱动工程”(Concept Driver Engineering, CDE )的梦想。 1.2 传统设计方法和 EDA方法的区别: 传统设计方法: 传统方法与EDA方法比较: What is FPGA? FPGA (Field Programmable Gate-Array) FPGA 近十余年加入到用户可编程技术行列中的器件 FPGA的结构:由逻辑功能块排列成阵列组成,并由可编程的内部连线连接这些逻辑功能块来实现不同的设计 FPGA的结构 FPGA/CPLD物理实现:在元件库文件支持下,由EDA工具,将网表作为输入,进行自动布局布线最终生成FPGA/CPLD的目标文件。 接下来,还需对布局布线后的结果进行寄生参数提取和后仿真,以便验证布局布线后,由于寄生参数(寄生电阻、电容等)的存在是否改变了前端逻辑仿真的结果。如果未改变前仿真结果,则由FPGA/CPLD目标文件下载到FPGA/CPLD得到设计结果 VHDL的特点 1、VHDL主要用于描述数字系统的结构、行为、功能和接口。强大的行为描述能力是避开具体的器件结构,从逻辑行为上描述和设计大规模电子系统的保证。 2、VHDL有良好的可读性。它可以被计算机接受,也容易被读者理解。用VHDL书写的源文件,既是程序又是文档,既是工程技术人员之间交换信息的文件,又可作为合同签约者之间的文件。 Verilog HDL的特点 1、Verilog HDL适合算法级(Algorithm)、寄存器传输级(RTL)、逻辑级(Logic)、门级(Gate)和版图级(Layout)等各个层次的电路设计和描述。 2、 Verilog HDL也具有与VHDL类似的特点,稍有不同的是Verilog HDL早在1983年就已经推出,至今已有30年的应用历史,因而Verilog HDL拥有广泛的设计群体,其设计资源比VHDL丰富。另外Verilog HDL是在C语言的基础上演化而来的,因此只要具有C语言的编程基础,就很容易学会并掌握这种语言。 用硬件描述语言实现数字电路设计的过程 编辑源程序 编译设计文件 功能仿真 逻辑综合 时序仿真 编程下载 器件调试 目标芯片 EDA开发工具分为: 集成化的开发系

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档