附录二 MACH器件编程方法(LC4256V).docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MACH器件的编程方法 ----LC4256V器件 MACH器件采用CMOS电可擦工艺制造,有两种编程方法:一种必须在编程器上对器件进行编程;另一种是在系统上编程(ISP__In System Programmability)。后者可以通过下载电缆对已装在印制板上的器件进行编程,省去了编程器。MACH器件的这种ISP方法的编程设计大致可分为建立源文件、编译和生成JEDEC(可编程逻辑文件)编程器装入文件、下载编程、调试运行四个步骤。 建立源文件,可以使用ABEL或VHDL硬件描述语言,扩展名分别为“.abl”或“.vhd”。可以采用记事本或下面将要介绍的ISPLEVER软件的文本编辑器或其它的编辑软件完成对源文件的编辑操作。 编译及生成后缀为JED 的JEDEC编程装入文件,可以使用Lattice Semiconductor公司的ISPLEVER软件完成。 下载编程,使用ispVM System软件完成MACH在线编程操作。 对MACH芯片完成在线编程(下载操作)之后,就可以进入系统的调试、运行过程。需要指出的是,在使用ISPLEVER软件编译源文件后,生成JED编程器装入文件之前,应首先用手工的方法对MACH进行器件引脚分配,否则可能会使生成的JED文件错误。下面简要地介绍ISPLEVER软件、ispVM System软件的使用方法和操作过程。 ISPLEVER软件的使用 ISPLEVER软件是Lattice Semiconductor公司的产品。ISPLEVER软件将器件选择,源文件的建立或导入,源文件的编辑、编译,功能模拟,生成编程文件等诸多功能都集成在工程项目引导器(ISPLEVER Project Nevigator)中。引导器帮助用户完成整个设计的全过程。下面我们将以实验1的内容为例对它的具体使用方法进行说明。 给出的shiyan1.abl源文件可以使用记事本或其它编辑软件编辑,文件的后缀为abl。假设该文件存放在d/shiyan1文件夹中。 在工程项目引导器中创建一个新工程项目 可以按照以下步骤创建一个新的工程项目,首先运行ISPLEVER软件,并启动工程项目引导器(ISPLEVER Project Nevigator)。 (1) 文件菜单中,单击新工程项目(New Project)命令; 在ISPLEVER中一个工程项目就是一个设计,每一个工程项目对应一个独立的的目录,它包含所有的源文件、中间的数据文件和结果文件。 对于新启动的工程项目引导器,位于左边的源文件(Sources in Project)窗口中一般仍保存有前一次工程项目文件,在执行(1)步骤前,使用文件菜单中关闭工程项目(Close Project)命令将其清除掉。 (2) 在新创建的工程项目对话框中,选择或新建新的工程项目的保存目录,输入工程项目文件名(*.syn)或使用默认的工程项目名untitled.syn。从ABEL、VHDL、Verilog HDL 、EDIF四种工程项目类型(Project type)中选择一种,本文所给例子使用ABEL-HDL描述语言,所以选择ABEL类型,如图1所示。最后单击“保存”按钮,返回到图2工程项目引导器窗口。 图1 创建新工程项目对话框 (3)双击图2中的器件图标,出现器件选择(Device Selector)对话框,通过下拉菜单在Family 和 Device两个选项中选择你所使用的器件,其它选项在选好Family 和 Device两个选项后会自动配置,不需选择。我们用的是Lattice LC4256V 器件,因此,Family选项选ispMACH 4000,Device选项选LC4256V。 图2 工程项目引导器 导入一个已有的源文件 (1)在Source菜单中,单击Import命令。出现Import File对话框,双击对话框中的shiyan1.abl文件,则该源文件出现在工程项目引导器源文件窗口中,如图3所示。 图3 选择已有的或建立新的源文件 也可使用Source菜单中的New命令,创建一个新的源文件。 (2)双击图3所示的MACH文本文件图标,出现文本编辑器(Text Editor),可在文本编辑器中对源文件进行编辑。操作过程和屏幕显示内容从略。 编译 选择图3所示的MACH文本文件(shiyan1.abl)图标,则在图3右侧当前源文件进程窗口中显示所选择的源文件可进行的处理工作,双击Compile Logic任务项,即对源文件shiyan1.abl进行编译。如有语法错误,可根据错误提示进入文本编辑器执行修改操作。如编译通过,系统会在Compile Logic任务项前以红色的“√”标记。 4、 器件引脚分配 在源文件shiy

文档评论(0)

000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档