单片机应用技术学程 教学课件 作者 徐江海 学习任务7 串行存储器AT24C02接口电路设计.pptVIP

单片机应用技术学程 教学课件 作者 徐江海 学习任务7 串行存储器AT24C02接口电路设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
7.2 计划实施 07_Embed_34.jpg (小提示: 7.2.2 AT24C02读/写程序设计 7.2 计划实施 跟我做2——AT24C02读/写程序设计 1.AT24C02读操作 7.2 计划实施 图7-6 AT24C02读数据操作格式 2.AT24C02写操作 7.2 计划实施 07_Embed_36.jpg 7.2 计划实施 07_Embed_37.jpg 自我做1——AT24C02读/写操作 7.2 计划实施 1)打开Proteus ISIS软件,打开如图6-18所示电路原理图文件,在图6-18电路基础上,放置一个AT24C02,其接口电路按照如图7-4b所示,用P1.6作为数据线SDA,用P1.5作为时钟线SCL,连接布线,进行电气规则检查生成BOM文件。 2)在程序[6-3]基础上,添加AT24C02时序C语言函数,并对〈S3〉、〈S4〉键功能作如下调整: 3)在Keil C环境中写出完整程序——程序[7-1],编译后产生目标文件,在Proteus ISIS中加载到单片机中,进行软件、硬件的联合仿真调试,观察运行状况。 4)在实验板上焊接AT24C02部分的接口电路,将目标程序下载到实验板系统中,运行、操作。 7.3 评价反馈 1)分别说明I2C总线的定义、特点及工作原理。 2)在I2C总线系统中,总线上器件的地址是如何确定的?一个 3)I2C总线协议中的起始信号与终止信号是如何规定的? 4)简述应答信号在I2C总线数据传送中的作用。 5)设计电路,要求在I2C总线上挂载至少两片AT24C02存储器,同时单片机能够分别对这些存储器进行读/写操作,编写程序。 6)图7-8是一种SPI串行接口器件的写时序图。 7.3 评价反馈 图7-8 串行接口器件的写时序图 7.4 知识拓展 PCF8563时钟芯片 1.PCF8563芯片功能 1)基于32.768kHz的方波时钟提供年、月、日、小时、分钟和秒计时。 2)世纪标志。 3)1.0~5.5V宽工作电压。 4)时钟后备电流为0.25?A,电压为3V。 5)400kHz I2C接口。 6)可为外设提供32.768kHz/1024Hz/32Hz/1Hz的时钟。 7)闹钟和时钟功能。 8)内置振荡外围电路。 9)I2C总线从地址(读A3H,写A2H)。 10)开漏中断输出。 7.4 知识拓展 PCF8563时钟芯片 表7-3 寄存器概况 7.4 知识拓展 PCF8563时钟芯片 表7-4 BCD格式寄存器概况 2.PCF8563应用电路 7.4 知识拓展 PCF8563时钟芯片 07_Embed_39.jpg 3.PCF8563控制时序 7.4 知识拓展 PCF8563时钟芯片 图7-11 读/写操作时序图 4.PCF8563的应用举例 单片机应用技术学程 第7章 主编 学习任务7 串行存储器AT24C02接口电路设计 学习任务7 串行存储器AT24C02接口电路设计 学习任务描述 教学导航 7.1 学习准备 7.2 计划实施 7.3 评价反馈 7.4 知识拓展 PCF8563时钟芯片 学习任务描述 07_Embed_1.jpg 教学导航 07_Embed_2.jpg 教学导航 表格 7.1 学习准备 7.1.1 I2C总线 1.I2C总线 7.1 学习准备 图7-1 I2C总线系统结构 图7-2 I2C总线从器件地址格式 7.1 学习准备 07_Embed_5.jpg 7.1 学习准备 07_Embed_6.jpg 7.1 学习准备 07_Embed_7.jpg 7.1 学习准备 表7-1 常用I2C器件地址 7.1 学习准备 2.I2C总线时序 7.1 学习准备 图7-3 I2C总线数据传送时序图 7.1 学习准备 07_Embed_21.jpg 7.1 学习准备 07_Embed_22.jpg 7.1 学习准备 07_Embed_23.jpg 1)起始信号(S)。 (2)终止信号(P):在SCL高电平期间,SDA由低到高变化,结束一次数据传送过程。 7.1 学习准备 3)应答信号(A):应答信号有两个,一个是在第9个时钟脉冲高电平期间,SDA是低电平,应答信号;另一个是在第9个时钟脉冲高电平期间,SDA是高电平,应答非信号。 7.1.2 AT24C××系列E2PROM芯片 AT24Cxx系列存储器是ATMEL公司出品的高集成度串行E2PROM内存,提供的接口是I2C接口。AT24Cxx系列有两种封装,一种是DIP封装,另一种是SOC封装;共有11种型号,分别是AT24C01A/02/04/08/16/32/64/128/256/512/1024。 7.1 学习准备

您可能关注的文档

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档