四位加法器实验报告.docxVIP

  • 45
  • 0
  • 约4.03千字
  • 约 10页
  • 2017-10-16 发布于重庆
  • 举报
四位加法器实验报告.docx

四位加法器实验报告1.实验目的:掌握组合逻辑电路的基本分析与设计方法;理解半加器和全加器的工作原理并掌握利用全加器构成不同字长加法器的各种方法;学习元件例化的方式进行硬件电路设计;学会利用软件仿真实现对数字电路的逻辑功能进行验证和分析。2.实验仪器:数字逻辑实验箱3.实验内容:A. 设计实现逐次进位加法器,进行软件仿真并在实验平台上测试。B. 设计实现超前进位加法器,进行软件仿真并在实验平台上测试。C.使用VHDL自带加法运算实现一个4位全加器。4.实验代码:A. 逐次进位加法器:library ieee;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity FDFA is#定义串行加法器总体接口port(A,B:in std_logic_vector(3 downto 0);Ci:in std_logic;S:out std_logic_vector(3 downto 0);Co:out std_logic);end entity;architecture struct of FDFA is component fadder is #基于一位全加器port(a,b,ci:in std_logic;s,co:out std_logic);end component fadder;signal c0,c1

文档评论(0)

1亿VIP精品文档

相关文档