EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案 第4章.pptVIP

EDA技术与Verilog设计 教学课件 作者 王金明 冷自强 编著 教案 第4章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 Quartus II集成开发工具 4.1 Quartus II原理图设计 习 题 习 题 习 题 * * 基于Quartus II进行EDA设计开发的流程 1. 为本项工程设计建立文件夹 2. 输入设计项目和存盘 元件输入对话框 3. 将设计项目设置成可调用的元件 将所需元件全部调入原理图编辑窗并连接好 4. 设计全加器顶层文件 连接好的全加器原理图f_adder.bdf 5. 将设计项目设置成工程和时序仿真 f_adder.bdf工程设置窗 5. 将设计项目设置成工程和时序仿真 加入本工程所有文件 5. 将设计项目设置成工程和时序仿真 全加器工程f_adder的仿真波形 4.2 Quartus II的优化设置 1. Setting设置 在Quartus II软件菜单栏中选择“Assignments”中的“Setting…”就可打开一个设置控制对话框。可以使用Setting对话框对工程、文件、参数等进行修改,还可设置编译器、仿真器、时序分析、功耗分析等等。 Settings对话框 2. 分析与综合设置 Analysis Synthesis Settings项中包含有四个项目: VHDL Input Verilog HDL Input Default Parameters Synthesis Netlist Optimization 作为Quartus II的编译模块之一,Analysis Synthesis包括Quaruts II Integrated Synthesis集成综合器,完全 支持VHDL和Verilog HDL语言,并提供控制综合过程的选项。支持Verilog-1995标准(IEEE标准1364-1995)和大多数Verilog-2001标准(IEEE1364-2001),还支持VHDL1987标准(IEEE标准1076-1987)和VHDL1993标准(IEEE标准1076-1993)。 3. 优化布局布线 Setting对话框的Fitter Settings页指定控制时序驱动编译和编译速度的选择,如下图所示。 Fitter Settings选项页 more Fitter Settings选项页 在Compilation Report中查看适配结果 在Timing Closure Floorplan中查看适配结果 在Chip Editor中查看适配结果 4.3 Quartus II的时序分析 全程编译前时序条件设置界面 “More Settings…”中的设置 时序分析结果 4-1 基于Quartus II软件,用D触发器设计一个2分频电路,并做波形仿真,在此基础上,设计一个4分频和8分频电路,做波形仿真。 。 4-2 基于Quartus II软件,用7490设计一个能计时(12小时)、计分(60分)和计秒(60秒)的简单数字钟电路。设计过程如下: (1)先用Quartus II的原理图输入方式,用7490连接成包含进位输出的模60的计数器,并进行仿真,如果功能正确,则将其生成一个部件; (2)将7490连接成模12的计数器,进行仿真,如果功能正确,也将其生成一个部件; (3)将以上两个部件连接成为简单的数字钟电路,能计时、计分和计秒,计满12小时后系统清0重新开始计时。 (4)在实现上述功能的基础上可以进一步增加其它功能,比如校时功能,能随意调整小时、分钟信号,增加整点报时功能等。 4-3 基于Quartus II软件,用74161设计一个模99的计数器,个位和十位都采用8421BCD码的编码方式设计,分别用置0和置1两种方法实现,完成原理图设计输入、编译、仿真和下载整个过程。 4-4 基于Quartus II软件,用7490设计一个模71计数器,个位和十位都采用8421BCD码的编码方式设计,完成原理图设计输入、编译、仿真和下载整个过程。 4-5 基于Quartus II,用74283(4位二进制全加器)设计实现一个8位全加器,并进行综合和仿真,查看综合结果和仿真结果。 4-6 基于Quartus II,用74194(4位双向移位寄存器)设计一个序列产生器电路,进行编译和仿真,查看仿真结果。 4-7 基于Quartus II软件,用D触发器和适当的门电路实现一个输出长度为15的m序列产生器,进行编译和仿真,查看仿真结果。 *

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档