实用电工电子技术基础 模块八 时序逻辑电路分析与测试.pptVIP

实用电工电子技术基础 模块八 时序逻辑电路分析与测试.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
模块八 时序逻辑电路分析与测试 8.1 触发器的认识及功能测试 8.2 寄存器及计数器电路特点及测试 8.3 常用中规模时序逻辑电路功能及应用 知识与技能要点 时序逻辑电路与组合逻辑电路的差别; 基本触发器的电路组成和工作原理,基本的RS触发器、钟控RS触发器、D和JK等触发器的逻辑功能; 触发器的记忆作用,各种触发器功能的几种描述方法。 8.1.1基本RS触发器的认识及功能测试 1.时序逻辑电路基本概念 (1)时序逻辑电路与组合逻辑电路的区别 (2)组合逻辑电路的基本单元是门电路;时序逻辑电路的基本单元是触发器。 (3) 触发器的分类方式 2.基本RS触发器 (1) 电路结构与工作原理 2.基本RS触发器 (1) 电路结构与工作原理 (1) 电路结构与工作原理 (1) 电路结构与工作原理 (2)基本RS触发器的功能描述 (3)常用的集成RS触发器芯片 8.1.2 同步RS触发器(钟控RS触发器) 1.钟控RS触发器工作原理 1.钟控RS触发器工作原理 1.钟控RS触发器工作原理 1.钟控RS触发器工作原理 1.钟控RS触发器工作原理 1.钟控RS触发器工作原理 1.钟控RS触发器工作原理 2.钟控RS触发器功能描述 8.1.3 无空翻触发器 (1)主从RS触发器的电路结构和逻辑符号 (2)主从JK触发器的功能描述 1. 主从JK触发器 常用的集成芯片型号有下降沿触发的双JK触发器74LS112、上升沿触发的双JK触发器CC4027和共用置1、清0端的74LS276四JK触发器等。74LS112双JK触发器每片芯片包含两个具有复位、置位端的下降沿触发的JK触发器,通常用于缓冲触发器、计数器和移位寄存器电路中。 2.D触发器 2.D触发器 应用举例 【例】将JK触发器转换为D、T触发器 解:JK触发器的特性方程为: ; D触发器的特性方程为: ; T触发器的特性方程为: ; JK转换为D: ,则D=J,D= ; JK换为T: ,则T=J=K; 8.2 寄存器及计数器电路特点及测试 知识与技能要点 时序逻辑电路的特点和一般分析方法; 同步、异步时序逻辑电路的特点; 计数器、寄存器的电路的工作原理分析方法和步骤、功能、分类及使用方法。 8.2.1 时序逻辑电路的分析 2. 时序逻辑电路的分类 时序逻辑电路的种类繁多,在科研、生产、生活中完成各种各样操作的例子也是千变万化、不胜枚举。通常时序逻辑电路的类型有: 2. 时序逻辑电路的分类 (3)按输出信号的特性又可分为米莱型和莫尔型。时序逻辑电路中仅有存储记忆电路而没有逻辑门电路时,构成的电路类型通常称为莫尔型时序逻辑电路;如果电路中不但除了有存储记忆电路的输入端子,还有逻辑门电路的输入时,构成的电路类型称为米莱型时序逻辑电路。 3. 时序逻辑电路的基本分析方法 3. 时序逻辑电路的基本分析方法 应用举例 【例】时序逻辑电路如图所示,试分析它的逻辑功能。 解 (1) 确定电路时钟脉冲触发方式: 由电路可知,该电路由3个JK触发器构成。总CP脉冲分别与每个触发器的时钟脉冲端相连,CP1=CP2=CP3=CP,因此电路是一个同步时序逻辑电路。  (2) 写驱动方程: 应用举例 在列表时可首先假定电路的现态 为000,代入状态方程,得出电路的次态 为001,再以001作为现态求出下一个次态010,如此反复进行,即可列出所分析电路的状态表。 应用举例 (6)由状态表、状态图、时序图均可看出,此电路有8个有效工作状态,在时钟脉冲CP的作用下,由初始000状态依次递增到111状态,其递增规律为每输入一个CP脉冲,电路输出状态按二进制运算规律加1。所以此电路是一个3位二进制同步加法计数器。 8.2.2 计数器的认识和测试 2.二进制计数器 3.N进制计数器 除了二进制计数器之外,数字系统还需用其它进制的计数器,如十进制等。如何用仅有两种状态的触发器形成N进制计数器呢?前面讨论二进制计数器时我们提到,如将3位二进制计数器看成是1位,以最高位(Q2)输出,则它就是1位八进制计数器,它有从000到111八个状态,逢8进1。 我们以十进制同步加计数器为例,介绍这类逻辑

您可能关注的文档

文档评论(0)

带头大哥 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档