Verilog HDL数字设计教程 教学课件 作者 贺敬凯 全书 第1章 Verilog HDL数字设计综述.pptVIP

Verilog HDL数字设计教程 教学课件 作者 贺敬凯 全书 第1章 Verilog HDL数字设计综述.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章 Verilog HDL数字设计综述 1.1 电子系统设计技术的发展 1.2 数字系统典型设计流程 1.3 HDL语言的发展、特点与应用 1.4 Quartus II概述 1.5 硬件描述语言的发展趋势 1.6 小结 P12 T1、2、3、4 * * 1.1 电子系统设计技术的发展 图1-1 理想的自顶向设计流程 1.2 数字系统典型设计流程 图1-2 用EDA工具设计数字系统的流程 1.2 数字系统典型设计流程 图1-3 FPGA的EDA开发流程 1.2 数字系统典型设计流程 1.设计输入 2.综合 3.布线布局(适配) 4.仿真 5.下载和硬件测试 1.3 HDL语言的发展、特点与应用 常见的2种HDL语言: 1.Verilog HDL 2.VHDL 1.3 HDL语言的发展、特点与应用 图 1-4 Verilog HDL与VHDL建模能力的比较 1.4 Quartus II概述 图1-5 Quartus II设计流程 1.5 硬件描述语言的发展趋势 数字电路速度和复杂性正在迅速地增长,这就要求设计者从更高的抽象层次对电路进行描述。 设计过程中人为参与进行优化的方法(如在RTL描述中嵌入门级描述)经常被设计者采用。 系统级设计采用的另一种技术是采用自上而下的方法的同时,结合自下而上的方法。 IP在EDA技术和开发中越来越重要。 1.6 小结 在本章,我们讨论了以下知识点: 数字系统设计方法包括自顶向下的设计和自下而上的设计,其中自顶向下的设计流程日趋流行。 用EDA工具设计数字系统的流程包括设计输入、功能仿真、逻辑综合、布局布线(适配)、时序仿真、物理实现等几个步骤。 利用EDA技术进行数字系统设计,最后实现的目标主要有以下2种:集成芯片IC、具有特定功能的FPGA。 硬件描述语言HDL是EDA技术的重要组成部分,常见的HDL主要有VHDL、Verilog HDL。 Quartus?II是Altera提供的FPGA/CPLD开发集成环境,Altera是世界最大的可编程逻辑器件供应商之一。Quartus?II在21世纪初推出,是Altera前一代FPGA/CPLD集成开发环境MAX+plus II的更新换代产品,其界面友好,使用便捷。 作业

文档评论(0)

118压缩包课件库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档