- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第8章 CPU结构及其设计 8.1 专用处理器顶层系统设计 8.2 专用处理器的设计实现 8.3 专用处理器的仿真验证 8.4 小结 8.1 专用处理器顶层系统设计 专用处理器的组成结构 专用处理器的功能 指令系统的设计 指令系统的设计 8.2 专用处理器的设计实现 顶层系统设计 顶层系统设计 基本部件设计 基本部件设计 基本部件设计 基本部件设计 基本部件设计 基本部件设计 基本部件设计 基本部件设计 基本部件设计 8.3 专用处理器的仿真验证 8.3 专用处理器的仿真验证 8.3 专用处理器的仿真验证 8.3 专用处理器的仿真验证 8.3 专用处理器的仿真验证 8.3 专用处理器的仿真验证 8.3 专用处理器的仿真验证 P239 T1、2、4 * * 1 专用处理器的组成结构 2 专用处理器的功能 3 指令系统的设计 图8-1 专用处理器结构框图 设计要求: 本专用处理器可通过编程来完成自然数求和的功能,并将计算结果存储于数据存储器RAM中。 例如完成:0+1+2+…+10=?。完成该功能的算法用C语言表示,如例8-1。 【例8-1】 C语言描述的功能 int total = 0; for (int i=10; i!=0; i--) total += i; next instructions... 图8-2 简单指令集 【例8-2】 汇编语言描述 0 MOV R0,#0; //total=0 1 MOV R1,#10; //i=10 2 MOV R2,#1; //常数1 3 MOV R3,#0; //常数0 Loop: JZ R1,NEXT; //如果i=0,则完成 5 ADD R0,R1; //total+=i 6 SUB R1,R2; //i-- 7 JZ R3,Loop //不为零则跳转 NEXT: MOV 10H,R0 //将结果存放在RAM的地址10H处 HERE: HALT //停在这里 【例8-3】 机器码描述 memory[0]=10b0011_00_0000; //MOV R0,#0; memory[1]=10b0011_01_1010; //MOV R1,#10; memory[2]=10b0011_10_0001; //MOV R2,#1; memory[3]=10b0011_11_0000; //MOV R3,#0; memory[4]=10b0110_01_1000; // JZ R1,NEXT; memory[5]=10b0100_00_0100; //ADD R0,R1; memory[6]=10b0101_01_1000; //SUB R1,R2; memory[7]=10b0110_11_0100; //JZ R3,Loop memory[8]=10b1000_00_1010; //MOV 10H,R0 memory[9]=10b1111_00_1001; //halt for(i=10;i(2**N);i=i+1) //存储器其余地址存放0 memory[i] = 0; 顶层系统设计 基本部件设计 图8-3 专用处理器实现框图 图8-4 数据路径部分实现框图 【例8-4】 ALU:数据逻辑单元 module alu(clk,en,sel,in1,in2,out,alu_zero); input en,clk; input[1:0] sel; input[7:0] in1,in2; output reg[7:0] out; output reg alu_zero; always @(posedge clk) begin if(en) case(sel) 2b00: out=in1; 2b01: if(in1==0) alu_zero=1; else alu_zero=0; 2b10: out=in1+in2; 2b11: out=in1-in2; endcase end endmodule 【例8-5】寄存器 module register(clk,en,in,out); input clk,en; input[7:0] in; output reg[7:0] out; reg[7:0] val; always @(posedge clk) val=in; always @
您可能关注的文档
- VB讲稿 第8章数据库.ppt
- VB讲稿 第9章文件.ppt
- vb课件 第1章开始使用Visual.ppt
- vb课件 第2章 简单窗体.ppt
- vb课件 第3章 程序结构1.ppt
- vb课件 第3章 程序结构2.ppt
- vb课件 第4章 常用控件.ppt
- vb课件 第5章 设计复杂用.ppt
- vb课件 第6章 图形处理.ppt
- vb课件 第7章 文件的使用.ppt
- Verilog HDL数字设计教程 教学课件 作者 贺敬凯 全书 封面及目录.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第1章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第2章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第3章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第4章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第5章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第6章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 第7章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第1 7章 封面及目录.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第8 13章 第8章.ppt
文档评论(0)