- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
8.1 编 码 器 用文字、数字或符号代表特定对象的过程称为编码。电路中的编码就是在一系列事物中将其中的每一个事物用一组二进制代码来表示。编码器就是实现这种功能的电路,图8.1是编码器的逻辑符号。编码器的逻辑功能就是把输入的2N个信号转化为N位输出。常用的编码器根据工作特点有普通编码器和优先编码器两种。 图8.1 编码器的逻辑符号 表8.1和表8.2分别是8线—3线的普通编码器和优先编码器的真值表,表中输入用表示,输出用Yi(正逻辑)或(负逻辑)表示。普通编码器仅允许在任何时刻所有输入中只能有一个输入是有效电平(如表8.1中的低电平),否则会出现输出混乱的情况。而优先编码器则允许在同一时刻有两个或两个以上的输入信号有效,当多个输入信号同时有效时,只对其中优先权最高的一个输入信号进行编码。输入信号的优先级别是由设计者根据需要确定的。 【代码8.1】 实现普通编码器的Verilog HDL描述。 其功能仿真结果见图8.2。 图8.2 普通编码器的功能仿真结果 【代码8.2】 实现8位优先编码器的Verilog HDL描述。 其功能仿真结果见图8.3。 图8.3 8位优先编码器的功能仿真结果 8.2 译 码 器8.2.1 二进制译码器 二进制译码器的逻辑功能是把输入的二进制代码表示的所有状态翻译成对应的输出信号。若输入的是3位二进制代码,3位二进制代码可以表示8种状态,因此就有8个输出端,每个输出端分别表示一种输入状态。因此,又把3位二进制译码器称为3线—8线译码器,简称3-8译码器,与此类似的还有2-4译码器和4-16译码器等。 图8.4 3-8译码器的逻辑符号 常用的3-8译码器74LS138的逻辑符号如图8.4所示。图中,STA、 和 是译码控制信号,只有当STA=1, + =0时,译码器才对输入信号A2A1A0进行译码,其真值表如表8.3所示。 【代码8.3】 3-8译码器模块。 其功能仿真结果见图8.5。 图8.5 3-8译码器的功能仿真结果 8.2.2 十进制译码器 十进制译码器的逻辑功能是将输入的4位BCD码翻译成对应的输出信号,因此输入信号有4个,输出信号有10个。图8.6是十进制译码器的逻辑符号,其真值表如表8.4所示。 图8.6 十进制译码器的逻辑符号 【代码8.4】 二—十进制译码器模块。 其功能仿真结果见图8.7。 图8.7 二—十进制译码功能仿真结果 8.2.3 七段译码器 实际应用中往往需要显示数字,常用最简单的显示器件是七段数码管。它是由多个发光二极管LED分段封装制成的。LED数码管有共阴型和共阳型两种形式,图8.8是七段数码显示器件的外形图、共阴极和共阳极LED电路连接图。 图8.8 七段LED数码管 图8.9所示是常用七段译码器的输出与显示字形的对应关系。 七段译码器的功能就是给出输入信号对应的段码输出,例如对共阴极译码器而言,当输入为“0”时,为了显示“0”就需要a~g七个段中只有g段是灭的,其余段都应点亮,因此输出为abcdefg即“0”的段码。输入为“6”时,只有b段是灭的,其余段都应点亮,因此输出为abcdefg即“6”的段码。七段译码器的逻辑符号见图8.10。 图8.9 常用七段译码器字形 图8.10 七段译码器的逻辑符号 【代码8.5】 共阴、共阳极输出可选七段译码器模块。 其功能仿真结果见图8.11。 图8.11 七段译码器的功能仿真结果 8.3 数据选择器和数据分配器8.3.1 数据选择器 在实际应用中,往往需要在多路输入数据中根据需要选择其中一路,完成这样功能的电路称为数据选择器或多路选择器。 数据选择器的作用可以用如图8.12所示的多路开关来描述。根据输入信号A1A0的状态,从输入的四路数据D3~D0中选择一个作为输出,图中,A1A0=11,所以输出的数据是D3。其对应的真值表如表8.5所示。图8.13是4选1数据选择器的逻辑符号,图中的控制信号 =0时,实现表8.5的功能;当 =1时,Y不受A1A0的控制,输出为0。 图8.12 数据选择器的工作原理示意图 【代码8.6】 4选1数据选择器模块。 其功能仿真结果见图8.14。 图8.14 4选1数据选择器功能仿真结果 8.3.2 数据分配器 数据分配器实现与数据选择器相反的功能,是将某一路数据分配到不同的数据通道上,因此也称为多路分配器。 图8.15是一个4路数据分配器的功能示意图。图中,S相当于一个由信号A1A0控制的单刀多掷输出开关,输入数据
您可能关注的文档
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第4章 管理员授权用户模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第5章 教师基本情况添加模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第6章 教师基本情况查询浏览模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第7章 教师基本情况修改模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第8章 教师基本情况删除模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第9章 学生基本情况管理模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第10章 教师任务书查询功能模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第11章 学生成绩添加模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第12章 备份和恢复模块设计.ppt
- VB数据库项目设计模块化教程 教学课件 作者 刘玉山 刘宝山 第13章 学生成绩管理系统集成和打包.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第8 13章 第9章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第8 13章 第10章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第8 13章 第11章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第8 13章 第12章.ppt
- Verilog HDL数字系统设计——原理、实例及仿真 教学课件 作者 康磊 第8 13章 第13章.ppt
- Verilog HDL与CPLD FPGA项目开发教程 教学课件 作者 聂章龙 01 开发入门课件 任务二.ppt
- Verilog HDL与CPLD FPGA项目开发教程 教学课件 作者 聂章龙 01 开发入门课件 任务三.ppt
- Verilog HDL与CPLD FPGA项目开发教程 教学课件 作者 聂章龙 01 开发入门课件 任务四.ppt
- Verilog HDL与CPLD FPGA项目开发教程 教学课件 作者 聂章龙 01 开发入门课件 任务五.ppt
- Verilog HDL与CPLD FPGA项目开发教程 教学课件 作者 聂章龙 01 开发入门课件 任务一.ppt
文档评论(0)