设计8位双向移位寄存器电路.docVIP

  • 97
  • 0
  • 约6.36千字
  • 约 14页
  • 2017-08-17 发布于安徽
  • 举报
目录 1多功能双向移位寄存器 1 1.1基本工作原理 1 1.2 基本实现方案 1 2电路图设计 2 2.1 电路结构 2 2.2真值表 3 3移位寄存器的Verilog建模 3 3.1Verilog建模基础 4 3.2 8位双向移位寄存器Verilog描述 5 4程序仿真 6 5心得体会 8 参考文献 10 附录 11 摘要 使用硬件描述语言Verilog,在EDA工具QuartussII中,对8位双向移位寄存器进行行为级描述,根据设计语言进行功能时序仿真,验证设计的正确性与可行性。通过本基本设计熟悉QuartusII环境下的硬件描述操作流程,掌握基本的Verilog语法与编写风格。 关键字:Verilog QuartusII 移位寄存器 设计8位双向移位寄存器电路 1多功能双向移位寄存器 1.1基本工作原理 移位寄存器是基本的同步时序电路,基本的移位寄存器可以实现数据的串行/并行或并行/串行的转换、数值运算以及其他数据处理功能。但有时候需要对移位寄存器的数据流向加以控制,实现数据的双向移动,其中一个方向称为右移,另一个方向称为左移,这种移位寄存器就称为双向移位寄存器。 根据国家标准规定,逻辑图中的最低有效位(LSB)到最高有效位(MSB)的电路排列顺序应从上到下,从左到右。因此定义移位寄存器中的数据从低位触发器移向高位为右移,移向低位为左移。 为了扩展逻辑功

文档评论(0)

1亿VIP精品文档

相关文档