十四周实验五-8位硬件乘法器设计.pptVIP

  • 16
  • 0
  • 约3.35千字
  • 约 14页
  • 2017-08-17 发布于安徽
  • 举报
* 【实验5】移位相加8位硬件乘法器电路设计 (1)实验目的:学习应用移位相加原理设计8位乘法器。 (2)实验原理:该乘法器是由8位加法器构成的以时序方式设计的8位乘法器。 其乘法原理是:乘法通过逐项移位相加原理来实现,从被乘数的最低位开始,若为1,则乘数左移后与上一次的和相加;若为0,左移后以全零相加,直至被乘数的最高位。从图8-3的逻辑图及其乘法操作时序图图8-4(示例中的相乘数为9FH和FDH )上可以清楚地看出此乘法器的工作原理。图8-3中,START信号的上跳沿及其高电平有两个功能,即16位寄存器清零和被乘数A[7..0]向移位寄存器SREG8B加载;它的低电平则作为乘法使能信号。CLK为乘法时钟信号。 当被乘数被加载于8位右移寄存器SREG8B后,随着每一时钟节拍,最低位在前,由低位至高位逐位移出。当为1时,1位乘法器ANDARITH打开,8位乘数B[7..0]在同一节拍进入8位加法器,与上一次锁存在16位锁存器REG16B中的高8位进行相加,其和在下一时钟节拍的上升沿被锁进此锁存器。而当被乘数的移出位为0时,与门全零输出。如此往复,直至8个时钟脉冲后,最后乘积完整出现在REG16B端口。在这里,1位乘法器ANDARITH的功能类似于1个特殊的与门,即当ABIN为‘1’时,DOUT直接输出DIN,而当ABIN为‘0’时,DOUT输出全。 【

文档评论(0)

1亿VIP精品文档

相关文档