- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
原理图设计简介
本文简要介绍了原理图的设计过程,希望能对初学者有所帮助。
一.建立一个新的工程
在进行一个新的设计时,首先必须利用Project Manager对该设计目录进行配置,使该目录具有如下的文件结构。 Project directory Project file 包含了该设计的所有配置信息。如文件名称,所用的文件库等。 cpm:cadence project manager
包含了该设计所用到的所有库文件的路
径。
design library 该目录下存放原理图等相关信息。 Design directory 下面举例说明:
启动Project Manager
Open: 打开一个已有Project .
New :建立一个新的Project . 点击New如下图: cadence将会以你所填入的project name如:myproject给project file和design library分别命名为myproject.cpm和myproject.lib
点击 下一步
Available Library:列出所有可选择的库。包括cadence自带库等。
Project Library:个人工程中将用到的所有库。如myproject_lib
点击 下一步
点击 下一步
点击Finish完成对设计目录的配置。
为统一原理图库,所有共享的原理图库统一放在CDMA硬件讨论园地----PCB设计专栏内。
其中: libcdma 目录为IS95项目所用的器件库 已作废 。 libcdma1 目录为IS95项目之后所用的器件库 已作废 。 Cdmalib 为新的cdma事业部的原理图非IC库 Cdmalibic 为新的cdma事业部的原理图IC库 Cdmalibrf 为射频器件库 Cdmalibtemp 为临时原理图IC库 all_nan 为网络事业部的原理图库 ZTElib 为公司的原理图库 ZTEstandard 为公司的标准原理图库 已包含在standard库中 Cdmasymbols 为CDMA事业部的PCB库 Modulesymbols 为一些电源模块封装库 ZTEsymbols 为公司的PCB库
每台机器上只能存放一套共享的原理图库,一般指定放在D:盘的根目录下,
即:D:\libcdma , D:\libcdma1 ...
* 注意:设计开始时,应该首先将机器上的库与共享的原理图库同步。
下面介绍如何将共享库加入到自己的工程库中。
点击 Edit 编辑cds.lib文件。添入以下语句:
define libcdma d: /cadence/libcdma
define libcdma1 d: /cadence/libcdma1
DEFINE ztelib d:/cadence/ztelib
DEFINE ztestandard d:/cadence/ztestandard
DEFINE all_nan d:/cadence/all_nan
DEFINE cdmalib d:/cadence/cdmalib
DEFINE cdmalibic d:/cadence/cdmalibic
DEFINE cdmalibtemp d:/cadence/cdmalibtemp
则库libcdma , libcdma1被加入Availiable Library 项内。如下图:
点击Add 依次将库libcdma , libcdma1加入右边自己的工程库中。
另:可通过右端 Up, Down 键排列库的优先级。
以上的准备工作完成后,即可进入Concept- HDL环境进行原理图的绘制。
Allegro器件封装库加入方法有二种,第一种若加不进去则用第二种:
如下图:注意右边的CPM要选中,且下面的Expand也选中;
在\cadence\psd_14.2\share\pcb\text下有一个环境变量文件env,打开此文本文件,在
set padpath .symbols .. ../symbols后加符号库所在的路径,即:
set padpath .symbols .. ../symbols d:\cadence\library_pcb\cdmasymbols\ 等,多项间用空格分开;对psmpath的设置是一样的。 说明:有时候把原理图打包时会报某一器件出错,要仔细查看原因,如果提示是当前报告的器件与你所放的器件不是一个库名,则把你放器件的库的优先级提高到所报错的上面。
二.原理图的设计
点击Design Entry 进入 Concept- HDL
Concept- HDL 是Cadence 的电路原理图设计输入环境,下图为Con
文档评论(0)