EDA原理图输入法设计4位全加器.docVIP

  • 16
  • 0
  • 约小于1千字
  • 约 5页
  • 2017-08-26 发布于贵州
  • 举报
实验课程名称:EDA实验_ 实验项目名称 用原理图输入法设计4位全加器 实验成绩 实 验 者 专业班级 组 别 同 组 者 实验日期 一、实验目的 熟悉利用Quartus II 的原理图输入方法设计简单组合电路,掌握层次化设计的方法,并通过一个4位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。 二、实验内容和步骤 1:完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试,并将此全加器电路设计成一个硬件符号入库。键1、键2、键3(PIO0/1/2)分别接ain、bin、cin;发光管D2、D1(PIO9/8)分别接sum和cout。 2:建立一个更高层次的原理图设计,利用以上获得的1位全加器构成4位全加器,并完成编译、综合、适配、仿真、和硬件测试。建议选择电路模式1(附图F-2):键2、键1输入4位加数:键4、键3输入4位被加数:数码6和数码5显示加和:D8显示进位cout。 实验仪器 Quartus II软件 实验原理 一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出 cout 与相邻的高位加法器的最低进位输入信号 cin 相接 实验结果及分析 半加器原理图如下所示: 半加器仿真波形图如下图所示: 2.一位全加器原理图如下所示: 一位全加器仿真波形

文档评论(0)

1亿VIP精品文档

相关文档