课程设计(论文)-基于FPGA的多功能电子万年历的设计.doc

课程设计(论文)-基于FPGA的多功能电子万年历的设计.doc

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
该设计论文已经通过各大高校老师审核认可并通过答辩,准确完整无误。欢迎大家下载学习交流。如有疑问可随时联系店主,竭诚为您解答!!

湖南文理学院 芙蓉学院 课程设计报告 课程名称: 专业课程课程设计 专业班级: 芙蓉通信1101班 学号(13) 学生姓名: 指导教师: 完成时间: 2014年6月17日 报告成绩: 目录 一、设计要求 1 二、设计的内容及目的 1 三、设计方案 1 3.1 FPGA简介 1 3.2 FPGA的工作原理 1 3.3 电子万年历的工作原理 2 3.4 时钟万年历的设计方案选择与比较 3 3.5 时钟万年历的控制系统 4 四、系统设计 5 4.1 电子万年历的八个模块 5 1 主控制模块 maincontrol 5 2 时间及其设置模块 time_auto_and_set 5 3 时间显示动态位选模块 time_disp_select 9 4 显示模块 disp_data_mux 10 5 秒表模块 stopwatch 11 6 日期显示与设置模块 date_main 11 7 闹钟模块alarmclock 12 8 分频模块 fdiv 13 4.2 顶层模块 14 五、系统仿真与调试 16 1 主控制模块 maincontrol 16 2 时间及其设置模块 time_auto_and_set 16 3 时间显示动态位选模块 time_disp_select 17 4 显示模块 disp_data_mux 18 5 秒表模块 stopwatch 18 6 日期显示与设置模块 date_main 18 7 闹钟模块alarmclock 19 8 分频模块 fdiv 19 参考文献 21 附录 22 22 基于FPGA的多功能电子万年历的设计 一、设计要求 基于FPGA设计多功能电子万年历,其中要包括对FPGA的介绍、电子万年历的八个模块以及顶层模块的工作原理和仿真调试。 二、设计的内容及目的 1. 简介并了解FPGA; 2. 了解FPGA的工作原理; 3. 了解万年历的工作原理,比较不同的设计方案; 4. 了解万年历的八个模块及顶层模块的结构功能、工作流程,并仿真; 5. 了解时钟万年的控制系统。 三、设计方案 3.1 FPGA简介 PLD/FPGA是近几年集成电路中发展最快的产品。由于PLD性能的高速发展以及设计人员自身能力的提高,可编程逻辑器件供应商将进一步扩大可编程芯片的领地,将复杂的专用芯片挤向高端和超复杂应用。据IC Insights的数据显示,PLD市场从1999年的29亿美元增长到去年的56亿美元,几乎翻了一番。Matas预计这种高速增长局面以后很难出现,但可编程逻辑器件依然是集成电路中最具活力和前途的产业。复杂可编程逻辑器件可编程逻辑器件的两种主要类型是现场可编程门阵列(FPGA)和复杂可编程逻辑(CPLD)。在这两类可编程逻辑器件中,FPGA提供了最高的逻辑密度、最丰富的特性和最高的性能。 现在最新的FPGA器件,如Xilinx Virtex系列中的部分器件,可提供八百万系统门(相对逻辑密度)。 这些先进的器件还提供诸如内建的硬连线处理器(如IBM Power PC)、大容量存储器、时钟管理系统等特性,并支持多种最新的超快速器件至器件(device-to-device)信号技术。 FPGA被应用于范围广泛的应用中,从数据处理和存储,以及到仪器仪表、电信和数字信号处理等。FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输入输出模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。 现场可编程门阵列(FPGA)是可编程器件,与传统逻辑电路和门阵列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的结构。FPGA利用小型查找表(16×1RAM)来实现组合逻辑,每个查找表连接到一个D触发器的输入端,触发器再来驱动其他逻辑电路或驱动I/O,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到I/O模块。FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块之间或模块与I/O间的联接方式,并最终决定了FPGA所能实现的功能,FPGA允许无限次的编程。 图1电子万年历的工作原理 1.功能键用来选择不同的工作模式: 时间正常显示功能、时间调整与显示、秒表功能、闹钟设置与查看、日期显示、日期调整与设置。 2.调整键1:主要用于闹钟

文档评论(0)

***** + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档