- 1、本文档共2页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
以教程第二版为准
第九章
9.11 设CPU内部结构如图9.4所示,此外还设有B、C、D、E、H、L六个寄存器,他们各自的输入输出端口和内部总线相通,并分别受控制信号控制(如B i为寄存器B的输入控制;B o为寄存器B的输出控制)。要求从取指令开始,写出完成下列指令所需的全部微操作和控制信号。
(1) ADD B,C ((B)+(C)→B)
(2) SUB A,H ((AC)-(H)→AC)
解: 此结构为内部总线结构,各寄存器与总线相通。
(1)ADD B,C ((B)+(C)→B)
取指周期:
PC→MAR PCo , MARi 有效
1→R 通过控制总线向主存发读命令
M(MAR)→MDR 存储器通过数据总线将MAR所指单元内容送至MDR
MDR→IR MDRo , IRi有效
OP(IR)→CU 指令操作码送控制单元
(PC)+1→PC PC自加1,指向下条指令地址
寄存器寻址阶段:
B→Y Bo , Yi有效 通过数据总线将B内容送Y
执行周期:
(Y)+(C)→Z Co , ALUi有效,同时CU向ALU发“ADD”加控制信号
Z→B Zo , Bi 有效,将运算结果存入B
(2) SUB A,H ((AC)-(H)→AC)
取指周期:
PC→MAR PCo , MARi 有效
1→R 通过控制总线向主存发读命令
M(MAR)→MDR 存储器通过数据总线将MAR所指单元内容送至MDR
MDR→IR MDRo , IRi有效
OP(IR)→CU 指令操作码送控制单元
(PC)+1→PC PC自加1,指向下条指令地址
寄存器寻址阶段:
H→Y Ho , Yi有效,寄存器H内容送寄存器Y
执行周期:
(ACC)-(Y)→Z ACCo , ALUi有效,同时CU向ALU发“SUB”控制信号
Z→ACC (Zo ,ACCi) Zo , ACCi 有效,将运算结果存入B
文档评论(0)