高速ADC高精度延迟锁相环占空比调节分频硕士论文.docVIP

高速ADC高精度延迟锁相环占空比调节分频硕士论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速ADC时钟发生器的设计与实现 【摘要】 在高速ADC中,高精度的时钟是整个芯片正常工作的保证,为了解决片外时钟的噪声、延时以及频率单一等问题,就需要在高速ADC中嵌入一个高精度的时钟发生器,来满足高速ADC对于时序的要求。基于锁相环的时钟发生器是一个可产生当今系统中所需的各种频率的低成本高效率方案,能够达到对于延迟和抖动等重要参数的更严格要求,但随着时钟频率的提高,锁相环的设计难度不断加大,而且功耗问题也尤为突出,在高频情况下更是如此。因此对于时钟发生器来说,提出新的设计方案就很有实用价值。本课题就是针对这一问题,综合考虑延时、功耗、面积等各种重要因素,设计了一种适用于500M Hz pipleline ADC的时钟发生器。本次设计采用TSMC 0.18 m m工艺实现,在延迟锁相环的基础上进行了重新设计,降低了时钟发生器的设计难度和功耗,设计主要分为三个模块:时钟缓冲电路、时钟占空比调节电路和时钟分频电路。时钟缓冲器采用差分Bicmos结构实现,可以有效的对时钟信号进行放大,提高时钟信号的驱动能力;时钟占空比调节电路采用基于延迟锁相环的改进电路来实现,主要分为频率合成器、电荷泵检测电路、延迟电路和整形器,其功能是用来调节外...?更多还原 【Abstract】 In high-speed ADC, the high-precision clock is the guarantee of the entire chip. in order to solve the proplems such as noise, delay, single frequency and so on, we have to embed a high-precision clock generator into the high-speed ADC to meet the timing requirements of the high-speed ADC. Nowadays, the clock generator based on PLL is such a proposal that can provide a variety of frequencies with lower cost and more efficient. It also can meet the requirements of the important parameters of dela...?更多还原 【关键词】 高速; ADC; 高精度; 延迟锁相环; 占空比; 调节; 分频; 【Key words】 high-speed; ADC; high-precision; delay-locked loop; duty-cycle; correction; frequency divide; 摘要 3-4 ABSTRACT 4 第一章 绪论 7-11 1.1 课题的主要背景 7-8 1.2 课题的主要工作 8-9 1.3 本文的章节安排 9-11 第二章 高速ADC 时钟发生器的原理 11-33 2.1 基于锁相环的高速时钟产生电路 11-22 2.1.1 锁相环的特点及应用 11-12 2.1.2 锁相环的基本结构 12-20 2.1.3 锁相环的相位模型 20-22 2.2 锁相环稳定性分析 22-26 2.2.1 锁相环稳定性的概念 22 2.2.2 稳定性判据 22-24 2.2.3 几种环路的稳定性条件 24-26 2.3 相位噪声的基本理论 26-29 2.3.1 相位噪声和相位抖动 26-28 2.3.2 噪声的来源与抑制方法分析 28-29 2.4 时钟抖动 29-32 2.4.1 时钟抖动定义 29 2.4.2 时钟抖动对ADC 采样的影响 29-32 2.5 本章小结 32-33 第三章 高速ADC 时钟发生器的设计与分析 33-45 3.1 时钟缓冲器的设计 33-35 3.2 基于DLL 时钟占空比调节电路的设计与分析 35-42 3.2.1 基于DLL 的时钟占空比调节电路整体设计 35 3.2.2 频率合成器设计 35-37 3.2.3 电荷泵检测电路设计 37-38 3.2.4 延迟电路设计 38-39 3.2.5 整形器设计 39-40 3.

文档评论(0)

82393aa + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档