- 1、本文档共68页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章 绪论(eda).ppt
传统电子设计技术 自底向上的设计方法 选择元器件—构成系统—调试电路 例如设计一个6进制的加法计数器 选择器件:JK触发器、T触发器、D触发器 状态图、卡诺图化简、画出原理图、搭建电路、调试 传统电子设计技术设计步骤 6进制加法计数器状态转移图 6进制加法计数器电路图 EDA设计6进制加法计数器 entity conter is port(clk:in std_logic; cout:buffer integer range 5 downto 0 ); end conter; architecture behavior of conter is begin Process (clk) begin if clkevent and clk=1 then if cout=5 then cout=0; else cout=cout+1; end if; end if; end process; end behavior; 系统的工作流程 ■超大规模可编程硬件实现(FPGA) 如Altera公司的APEX、APEX II、Stratix系列等,开 发工具包为DSP Builder。 适用于宽带通信、高速图像处理。 优点:速度最快、可编程逻辑实现、灵活性高、实时性强 缺点:同DSP软件相比,实现相同算法需要更高成本。 但在高速、实时性要求的应用中,如软件无线电的 数字中频处理中,已成为必不可少、非此莫属了! DSP设计技术演进(4) DSP设计新工具-DSP Builder(1) Altera公司DSP Builder,支持Altera公司超大规模FPGA,整合了整个DSP设计与实现的流程。主要包含: 1、MATLAB/Simulink仿具库支持、 2、Simulink模型到VHDL的设计转换支持、设计的VHDL综合、 3、ModelSim VHDL仿真库支持、 4、FPGA的后端布局布线。 通过Signal Compiler,DSP Builder将MATLAB/Simulink系统仿真、VHDL综合器、Quartus II工具紧密结合在一起,大大简化了DSP的设计与实现流程,具有划时代的意义。 DSP设计新工具-DSP Builder(2) DSP Builder提供了从MATLAB/Simulink、VHDL综合、VHDL仿真、FPGA实现的统一的库支持。使仿真验证与设计最大程度的简化。 DSP Builder支持完全基于IP Core的设计。除了数字信号处理所需要的绝大多数的Core之外,还支持Altera公司的其它MegaCore,使设计更为容易。 支持的MegaCore如下: ◇ FFT Compiler ◇ FIR Compiler ◇ IIR Compiler ◇ NCO Compiler ◇ Reed-Solomon Compiler ◇ Symbol Interleaver/Deinterleaver ◇ Viterbi Compiler 现代DSP设计技术-DSP Builder设计流程 系统设计、系统仿真 Matlab/Simulink 将设计转换为HDL Signal Compiler HDL逻辑综合 Synplify/Leonardo Spectrum FPGA实现 Quartus II 现代DSP设计技术-Matlab/Simulink(1) Simulink 系统建模、仿真 现代DSP设计技术-Matlab/Simulink(2) 系统仿真结果 现代DSP设计技术-Signal Compiler(1) Signal Compiler ◆设计转换 ◆综合 ◆编译/布局布线 转换为VHDL VHDL综合 Quartus II编译 现代DSP设计技术-Signal Compiler(2) Signal Compiler ◆设计转换 ◆综合 (后台调用) ◆编译/布局布线(后台调用) 3. 软件开发工具 1)MAX+plus II:支持原理图、VHDL和Verilog语言文本文件,以及以波形等格式的文件作为设计输入,并支持这些文件的任意混合设计。 界面友好,使用方便,被誉为业界最易学易用的EDA的软件 。 2) ispEXPERT:ispEXPERT System是ispEXPERT 的主要集成环境。通过它可以进行VHDL、Verilog及ABEL语言的设计输入、综合、适配、仿真和在系统下载。 ispEXPERT System是目前流行的EDA软件中最容易掌握的设计工具之一,它界面友好,操作方便,功能强大。 3)Foundation Serie
文档评论(0)