单时钟指令周期PIC16C57软核设计.pdfVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
25卷 第l1期 微 电子 学与计算 机 VoI.25 No.1l 2008年 11月 MICROELE( R0NICS COM[E)UTER November2O08 单时钟指令周期PIC16C57软核设计 卢 刚,苏玲珑 (西安理工大学 自动化与信息工程学院,陕西 西安 710048) 摘 要:对传统PIC单片机体系架构进行了分析,对指令的执行时序进行了改进.根据新的指令时序用硬件描述语 言设计了与PIC16C57完全兼容的软核,并在ALTERACYCLONEI/系列的EP2C5Q208C8FPGA芯片上实现.在 相同的工作频率下,工作速度相对传统PIC单片机提高了4倍. 关键词:体系架构;软核;VHDL;单片机 中图分类号:TN402 文献标识码:A 文章编号:1000—7180(2008)11~0150—03 PIC16C57IP CoreDesignwith SingleClock Instructions LU Gang,SU Ling—long (InstituteofAutomation InformationEngnneering,XianUniversityofTechnology,Xian710048,China) Abstract:Thesystem structureoftraditionalPICsinglechipmicroprocessorisna alyzedinthispaperna dthesequencingof instructionexecutionisameliorated;onthebasisofanew instructionsequencing,na IPCorecompatiblewithPIC16C57 isdesignde withtheVHDL,andgetrealizedOlltheEP2C5Q208C8ofALTERACYCLONE1].TheIPCore’8working speedis4times ofthetraditionalPICsinglechipmicroprocessoratthesameclockfrequency. Keywords:system structure;IPcore;VHDL;singlechipmicroprocessor 钟分频模块产生四相不重叠的工作时钟,分别为Q1 1 引言 ~ Q4.在内部,程序计数器(PC)在每个 Q1上升沿 基于 IP的S 技术以易于增加新功能和上市 加 1,指令从程序存储器(ROM)中取出并于Q4时 时间短的优势,成为当前主要的 IC设计方法 .而 锁存于指令寄存器.它将被解码和执行在下一个 Q1 CPU是 SoC技术中的核心部件 ,所 以设计MCU软 - Q4的指令周期.传统的指令周期如图1所示[. 核对于SoC具有非常现实的意义[卜.MicroChip公 2.2 改进的指令执行时序 司的PIC系列单片机以其RISC指令、哈佛总线结 上述的指令周期是由Q1~Q4所组成[51.文中 构、高速度、低电压、低功耗等诸多优点体现了工业 所设计的PIC16C57RISCIP软核采用的执行时序 微控制器的新趋势.文中对 PIC16C57MCU的结构 与上述完全不同,每个 clock周期就是指令周期.在 进行 了分析,并对其执行时序进行适 当调整 ,用 每个 clock的上升沿需要处理如下工作: VHDL设计 了与PIC16C57指令相兼容的软核,更 (1)锁存指令到指令寄存器; 加适合 RISC指令系统.

文档评论(0)

jingpinwedang + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档